基于多FPGA的超声相控阵数字波束形成器设计
随着超声相控阵技术的发展,其系统往往不仅支持的可同时工作的通道数量越来越多,而且回波数字化频率也越来越高,这将使得超声相控阵检测系统在运行中产生需要实时处理与实时传输的海量回波数据,给系统的数字接收波束形成器设计带来了挑战。为此,设计并实现一种基于多硬件处理核心的两级结构的数字波束形成器:一方面,波束形成器的硬件处理核心采用多个现场可编程逻辑门阵列(Field programmable gate array,FPGA)来实现多通道海量的回波数据处理,并且硬件处理核心间通过专用机制保证可靠地同步;另一方面,引入高速串行总线来保证多硬件处理核心间的高速海量回波数据的实时传输。结果表明该设计能够满足...
Gespeichert in:
Veröffentlicht in: | 机械工程学报 2016, Vol.52 (2), p.70-75 |
---|---|
1. Verfasser: | |
Format: | Artikel |
Sprache: | chi |
Schlagworte: | |
Online-Zugang: | Volltext |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | 随着超声相控阵技术的发展,其系统往往不仅支持的可同时工作的通道数量越来越多,而且回波数字化频率也越来越高,这将使得超声相控阵检测系统在运行中产生需要实时处理与实时传输的海量回波数据,给系统的数字接收波束形成器设计带来了挑战。为此,设计并实现一种基于多硬件处理核心的两级结构的数字波束形成器:一方面,波束形成器的硬件处理核心采用多个现场可编程逻辑门阵列(Field programmable gate array,FPGA)来实现多通道海量的回波数据处理,并且硬件处理核心间通过专用机制保证可靠地同步;另一方面,引入高速串行总线来保证多硬件处理核心间的高速海量回波数据的实时传输。结果表明该设计能够满足64通道、200 MSPS数字化频率下的实时数字波束形成实现。 |
---|---|
ISSN: | 0577-6686 |
DOI: | 10.3901/JME.2016.02.070 |