基于FPGA和DSP的合并单元光数字量校准装置
高性能的光数字量校准装置有助于提高电子式互感器合并单元的可靠性和高效性.针对电子式互感器合并单元测试的通信报文处理能力和同步性两大难题,提出了基于FPGA和DSP的光数字量校准装置.分析光数字量校准装置的设计原理和技术难点,研究了基于FPGA和DSP的设计方案.重点介绍了FPGA、Blackfin DSP和人机界面三大功能模块的具体组成,进而深入研究了FPGA和Blackfin DSP的处理流程.最后将光数字量校准装置与数字化电能测试平台DRM进行联合测试,测试结果表明,基于FPGA和DSP的光数字量校准装置既能满足合并单元测试的功能性需求,又具有较好的实时性....
Gespeichert in:
Veröffentlicht in: | 电力系统保护与控制 2018-12, Vol.46 (23), p.169-174 |
---|---|
Hauptverfasser: | , , , , |
Format: | Artikel |
Sprache: | chi |
Online-Zugang: | Volltext |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | 高性能的光数字量校准装置有助于提高电子式互感器合并单元的可靠性和高效性.针对电子式互感器合并单元测试的通信报文处理能力和同步性两大难题,提出了基于FPGA和DSP的光数字量校准装置.分析光数字量校准装置的设计原理和技术难点,研究了基于FPGA和DSP的设计方案.重点介绍了FPGA、Blackfin DSP和人机界面三大功能模块的具体组成,进而深入研究了FPGA和Blackfin DSP的处理流程.最后将光数字量校准装置与数字化电能测试平台DRM进行联合测试,测试结果表明,基于FPGA和DSP的光数字量校准装置既能满足合并单元测试的功能性需求,又具有较好的实时性. |
---|---|
ISSN: | 1674-3415 |
DOI: | 10.7667/PSPC171799 |