LVDS高速并口通信协议设计
提出高速数据传输系统中IEEE802.3千兆网卡与同步静态存储器间非对称点对点高速通信接口和通信协议设计方案,接口速率不低于1Gb/s。基于高速接口中常用的低电压差分信号技术,电气连接单向使用5路低摆幅差分信号对,其中1路时钟,4路数据,双沿采样源同步传输;基于适用于短传播延时的停止等待自动重复请求协议,通信协议使用命令——应答机制;利用模256校验保证数据的可靠传输。理论分析表明,通信接口带宽可达1.2Gb/s,协议效率在99%以上,协议工作稳定可靠,在满足千兆网卡全速接收转发数据的情况下,高速并口带宽仍有裕量。...
Gespeichert in:
Veröffentlicht in: | 电子技术应用 2013, Vol.39 (3), p.119-122 |
---|---|
1. Verfasser: | |
Format: | Artikel |
Sprache: | chi |
Schlagworte: | |
Online-Zugang: | Volltext |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | 提出高速数据传输系统中IEEE802.3千兆网卡与同步静态存储器间非对称点对点高速通信接口和通信协议设计方案,接口速率不低于1Gb/s。基于高速接口中常用的低电压差分信号技术,电气连接单向使用5路低摆幅差分信号对,其中1路时钟,4路数据,双沿采样源同步传输;基于适用于短传播延时的停止等待自动重复请求协议,通信协议使用命令——应答机制;利用模256校验保证数据的可靠传输。理论分析表明,通信接口带宽可达1.2Gb/s,协议效率在99%以上,协议工作稳定可靠,在满足千兆网卡全速接收转发数据的情况下,高速并口带宽仍有裕量。 |
---|---|
ISSN: | 0258-7998 |