Clock Driver Design for Low-Power High-Speed 90-nm CMOS Register Array : Advanced technologies in digital LSIs and memories
Gespeichert in:
Veröffentlicht in: | IEICE transactions on electronics 2008, Vol.91 (4), p.553-561 |
---|---|
Hauptverfasser: | , , , |
Format: | Artikel |
Sprache: | eng |
Schlagworte: | |
Online-Zugang: | Volltext |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | |
---|---|
ISSN: | 0916-8524 1745-1353 |