INFORMATION PROCESSOR AND METHOD OF ITS COMPONENT ARRANGEMENT

A plurality of processor elements (31 to 34) are disposed on a main board (710) in line in parallel with a first edge of the main substrate (710). Expansion board slots (331 to 336) into which an expansion board for mounting an I/O interface thereon is plugged and a memory connector (341) to which a...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: KUDO, MIHOKO, ICHIEDA, YOSHITSUGU, HIRAMITSU, TETSUO, HARA, TSUTOMU, TOBITA, TSUNEHIRO, SUZUKI, SHINICHI, HODO, HIROYUKI, OSAKA, HIDEKI
Format: Patent
Sprache:eng ; fre ; jpn
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:A plurality of processor elements (31 to 34) are disposed on a main board (710) in line in parallel with a first edge of the main substrate (710). Expansion board slots (331 to 336) into which an expansion board for mounting an I/O interface thereon is plugged and a memory connector (341) to which a memory board for mounting a memory thereon is connected are disposed in a region of the main substrate opposite to the first edge. The long sides of the expansion board slots (331 to 336) and the memory board connector (341) are in parallel with the first edge. A bridge LSI for executing protocol conversion between processor buses (210, 211, 212) and an I/O bus (230) and memory controllers (151, 152) for controlling memory access are disposed in regions adjacent to both the expansion board slots and the processor elements. The processor bus (210, 211, 212) is bent into a protuberance shape so that a branch does not substantially form and the bridge LSI and memory controller are substantially at the middle portion of a plurality of processors. The processor bus connects the processor elements, the bridge LSI and the memory controller in this order. Un certain nombre de processeurs (31 à 34) sont disposés en ligne sur une carte principale (710), parallèlement à un premier bord d'un support principal (710). Des alvéoles pour cartes d'extension (331 à 336), dans lesquelles est enfichée une carte d'extension pour le montage d'une interface d'entrée-sortie, et un connecteur de mémoire (341) auquel est reliée une carte mémoire pour y monter une mémoire sont disposés dans une région du support principal opposée au premier bord. Les longs côtés des alvéoles pour cartes d'extension (331 à 336) et du connecteur de carte mémoire (341) sont parallèles au premier bord. Un montage en pont LSI destiné à exécuter la conversion de protocoles entre des bus de processeurs (210, 211, 212), un bus d'entrée-sortie (230) et des commandes de mémoires (151, 152), servant à commander l'accès aux mémoires, sont disposés dans des zones voisines à la fois des alvéoles pour cartes d'extension et des processeurs. Le bus des processeurs (210, 211, 212) est coudé pour former une protubérance, de telle sorte qu'une branche ne se forme pas sensiblement, et le pont LSI et la commande de mémoire sont sensiblement dans la partie médiane de plusieurs processeurs. Le bus des processeurs relie les processeurs, le pont LSI et la commande de mémoire, dans cet ordre.