A COMPUTER SYSTEM HAVING A BRIDGE BETWEEN BUSES
A computer system having an ISA bus (32) and a PCI bus (30) is provided with a PCI to ISA bridge (34) having certain imbedded functions performed by PCI slaves (64-68) on the bridge. In order to implement the bridge in slow CMOS technology, the PCI control signals are latched on the bridge. Since th...
Gespeichert in:
Hauptverfasser: | , , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | A computer system having an ISA bus (32) and a PCI bus (30) is provided with a PCI to ISA bridge (34) having certain imbedded functions performed by PCI slaves (64-68) on the bridge. In order to implement the bridge in slow CMOS technology, the PCI control signals are latched on the bridge. Since the PCI slaves on the bridge cannot respond with control signals on the PCI bus fast enough to satisfy the PCI bus protocol due to this latching, a logic device (70) is provided on the bridge. The logic device monitors the unlatched master-slave control signals carried on the PCI bus, and in appropriate situations, drives the control signals on the PCI bus (within the time specified by the PCI bus protocol) that the PCI slaves would normally drive but are unable to within the time necessary to meet the PCI bus protocol.
Système informatique comportant un bus ISA (32) et un bus PCI (30), avec un pont PCI-ISA (34) qui comprend certaines fonctions intégrées exécutées par des unités asservies PCI (64-68) situées sur le pont. Pour que le pont puisse être mis en place dans le contexte d'une technique MOS complémentaire lente, les signaux de commande PCI sont verrouillés sur le pont. Etant donné qu'en raison de ce verrouillage, les unités asservies PCI se trouvant sur le pont ne peuvent réagir aux signaux de commande du bus PCI assez rapidement pour respecter le protocole du bus PCI, un élément logique (70) est monté sur le pont. Cet élément contrôle les signaux de commande unité pilote/unité asservie déverrouillés qui passent dans le bus PCI et, le cas échéant, pilote dans le bus PCI (dans le délai défini par le protocole du bus PCI) les signaux de commande que les unités asservies PCI devraient normalement piloter, ce qu'elles ne peuvent pas faire dans le délai nécessaire pour respecter le protocole du bus PCI. |
---|