FABRICATING ELECTRONIC CIRCUITRY UNIT CONTAINING STACKED IC LAYERS HAVING LEAD REROUTING
A process and product are disclosed which apply advanced concepts of Z-technology to the field of dense electronic packages. Starting with standard chip-containing silicon wafers (fig. 1, 20), modification procedures are followed which create IC chips (fig. 4, 38) having rerouted gold leads (fig. 4,...
Gespeichert in:
Hauptverfasser: | , , |
---|---|
Format: | Patent |
Sprache: | eng |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | A process and product are disclosed which apply advanced concepts of Z-technology to the field of dense electronic packages. Starting with standard chip-containing silicon wafers (fig. 1, 20), modification procedures are followed which create IC chips (fig. 4, 38) having rerouted gold leads (fig. 4, 30) on top of passivation (fig. 6, 52) (which covers the original silicon (fig. 6, 48) and its aluminum or other metallization (fig. 6, 44)). The modified chips (fig. 4, 38) are cut from the wafers (fig. 1, 20), and then stacked to form multi-layer IC devices (fig. 10b, 60). A stack has one or more access planes (fig. 10c, 64). After stacking, and before applying gold metallization on the access plane, a selective etching step removes any aluminum (or other material) which might interfere with the gold metallization formed on the access planes (figs. 11 and 12). Gold terminal pads (fig. 15, 92) are formed in contact with the terminals of the gold rerouting leads (fig. 15, 66) on the stacked chips, thereby forming gold-to-gold T-connections (fig. 14) for maximum conducting efficiency.
Un procédé et un produit appliquent des concepts avancés de technologie Z au domaine des modules électroniques denses. A partir de tranches en silicium (fig. 1, 20) contenant des puces standard, on met en oeuvre des procédés de modification qui permettent d'obtenir des puces à circuits intégrés (fig. 4, 38) pourvues de conducteurs réacheminés en or (fig. 4, 30) agencés sur une couche de passivation (fig. 6, 52) (qui recouvre le silicium originel (fig. 6, 48) et sa couche de métallisation en aluminium ou similaire (fig. 6, 44). Les puces modifiées (fig. 4, 38) sont découpées dans les tranches (fig. 1, 20) et empilées afin de former des dispositifs à circuits intégrés à couches multiples (fig. 10b, 60). Une pile comprend un ou plusieurs plans d'accès (fig. 10c, 64). Après l'empilage, mais avant l'application de la couche de métallisation en or sur le plan d'accès, une étape de gravure sélective permet d'éliminer tout aluminium (ou autre matériau) susceptible d'interférer avec la métallisation en or formée sur le plan d'accès (figs. 11 et 12). Des plots de connexion en or (fig. 15, 92) sont mis en contact avec les bornes des conducteurs de réacheminement en or (fig. 15, 66) sur les puces empilées de façon à former des connexions en T or-avec-or (fig. 14), assurant une conductivité maximale. |
---|