CONTROL CHANNEL INTERFACE CIRCUIT

Control channel interface circuit for interfacing a port processor (202) of a distributed multiprocessor communication system (200) to a common time division multiplexed (TDM) bus (A, B). The detection, extraction and synchronization of control messages passed between a central processor and port pr...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: KOENIG, MARK, JEFFREY, OYE, KEVIN, JYO
Format: Patent
Sprache:eng
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:Control channel interface circuit for interfacing a port processor (202) of a distributed multiprocessor communication system (200) to a common time division multiplexed (TDM) bus (A, B). The detection, extraction and synchronization of control messages passed between a central processor and port processor via a TDM bus are handled by the interface unit (203) thereby relieving a port processor of this burden. A group of control time slots within a system frame are dedicated to the transfer of control messages between port processors and a central processor. The interface unit also monitors the operability of a respective port processor and automatically disables a faulty processor. Circuit d'interface de canal de commande permettant d'interfacer un processeur de port (202) d'un système distribué de communications à multiprocesseurs (200) avec un bus commun (A, B) à multiplexage temporel (TDM). La détection, l'extraction et la synchronisation de messages de commande circulant entre un processeur central et un processeur de port par l'intermédiaire d'un bus (TDM) sont gérées par l'unité d'interface (203) libérant ainsi un processeur de port de cette tâche. Un groupe de tranches temporelles de commande dans la structure du système sont affectées au transfert de messages de commande entre des processeurs de port et un processeur central. L'unité d'interface contrôle également l'exploitabilité d'un processeur de port respectif et invalide automatiquement un processeur défectueux.