INPUT-ADAPTIVE ANALOG-TO-DIGITAL CONVERSION

Aspects of the present disclosure provide input-adaptive analog-to-digital conversion in which the number of conversion cycles used to convert an input signal into a digital signal is adapted based on the level (i.e., amplitude) of the input voltage. In certain aspects, the input voltage is compared...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: PRASAD, Shashank Rajendra, ZHONG, Xiaopeng
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:Aspects of the present disclosure provide input-adaptive analog-to-digital conversion in which the number of conversion cycles used to convert an input signal into a digital signal is adapted based on the level (i.e., amplitude) of the input voltage. In certain aspects, the input voltage is compared with one or more threshold voltages, and the number of conversion cycles is determined based on the comparison. In certain aspects, a most significant bit (MSB) capacitor in a capacitive digital-to-analog (DAC) is split into two or more capacitors to provide the one or more threshold voltages. La présente divulgation concerne, selon certains aspects, une conversion analogique-numérique à entrée adaptative dans laquelle le nombre de cycles de conversion utilisés pour convertir un signal d'entrée en un signal numérique est adapté sur la base du niveau (c'est-à-dire l'amplitude) de la tension d'entrée. Selon certains aspects, la tension d'entrée est comparée à une ou plusieurs tensions de seuil, et le nombre de cycles de conversion est déterminé sur la base de la comparaison. Selon certains aspects, un condensateur de bit le plus significatif (MSB) dans un convertisseur numérique-analogique capacitif (CNA) est divisé en deux condensateurs ou plus pour fournir la ou les tensions de seuil.