CLOCK FREQUENCY DEVIATION DETECTOR WITH CLOSED-LOOP CALIBRATION
An apparatus (100), including: a switched capacitor (110) configured to generate a switched capacitor voltage (Vcap) based on an input clock signal (fin) and a current (Idac); a current digital-to-analog converter, DAC, (105) configured to generate the current based on a first digital signal (Din);...
Gespeichert in:
Hauptverfasser: | , , , , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | An apparatus (100), including: a switched capacitor (110) configured to generate a switched capacitor voltage (Vcap) based on an input clock signal (fin) and a current (Idac); a current digital-to-analog converter, DAC, (105) configured to generate the current based on a first digital signal (Din); a first reference voltage generator (115) configured to generate a first reference voltage (Vref); and a first voltage comparing device (120) configured to generate a first frequency deviation detection signal (Dcm) based on a comparison of the switched capacitor voltage to the first reference voltage.
Un appareil (100) comprend : un condensateur commuté (110) conçu pour générer une tension de condensateur (Vcap) commuté sur la base d'un signal d'horloge d'entrée (fin) et d'un courant (Idac); un convertisseur numérique-analogique actuel (CNA) (105) conçu pour générer le courant sur la base d'un premier signal numérique (Din); un premier générateur de tension de référence (115) conçu pour générer une première tension de référence (Vref); et un premier dispositif de comparaison de tension (120) conçu pour générer un premier signal de détection d'écart de fréquence (Dcm) sur la base d'une comparaison de la tension de condensateur commutée à la première tension de référence. |
---|