ADJUSTABLE POWER FET DRIVER

In described examples, an integrated circuit includes first and second current sources (414) and (416), first and second switches (422) and (424), a dV/dt phase detector (406), a control circuit (410), and source, gate, and drain terminals for coupling to, respectively, a source, gate, and drain of...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: LUEDERS, Michael, STYDOM, Johan, HERZER, Stefan, MAGOD RAMAKRISHNA, Raveesh, KAUFMANN, Maik Peter
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:In described examples, an integrated circuit includes first and second current sources (414) and (416), first and second switches (422) and (424), a dV/dt phase detector (406), a control circuit (410), and source, gate, and drain terminals for coupling to, respectively, a source, gate, and drain of a power FET (404). The first switch (422) is coupled between the first current source (414) and the gate terminal. The second switch (424) is coupled between the second current source (416) and the gate terminal. The dV/dt phase detector (406) detects a dV/dt phase of the power FET (404) and outputs to the control circuit (410). The control circuit (410) controls the first and second switches (422) and (424) to perform a turn-on sequence of the power FET (404), including: closing the first switch (422) while keeping the second switch (424) open; and after receiving a signal from the dV/dt phase detector (406) indicating the dV/dt phase has started, opening the first switch (422), and closing the second switch (424). La présente divulgation concerne, selon certains exemples, un circuit intégré qui comprend des première et deuxième sources de courant (414) et (416), des premier et deuxième commutateurs (422) et (424), un détecteur de phase dV/dt (406), un circuit de commande (410), et des bornes de source, de grille et de drain pour un couplage à, respectivement, une source, une grille et un drain d'un FET de puissance (404). Le premier commutateur (422) est couplé entre la première source de courant (414) et la borne de grille. Le deuxième commutateur (424) est couplé entre la deuxième source de courant (416) et la borne de grille. Le détecteur de phase dV/dt (406) détecte une phase dV/dt du FET de puissance (404) et délivre au circuit de commande (410). Le circuit de commande (410) commande les premier et deuxième commutateurs (422) et (424) pour effectuer une séquence d'activation du FET de puissance (404), comprenant : la fermeture du premier commutateur (422) tout en maintenant l'ouverture du deuxième commutateur (424); et après la réception d'un signal provenant du détecteur de phase dV/dt (406) indiquant que la phase dV/dt a commencé, l'ouverture du premier commutateur (422), et la fermeture du deuxième commutateur (424).