ZIPPER CODE FRAMEWORK-BASED COMMUNICATION SYSTEMS AND METHODS

The disclosed systems and methods for transmission and reception comprising: i) receiving a plurality of data bits; ii) generating FEC-based encoded data bits in accordance with a zipper code framework incorporating component non-binary codes, wherein the zipper code framework including a buffer hav...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: KARIMI, Bashirreza, BARAKATAIN, Masoud, EBRAHIMZAD, Hamid, HASHEMI TOROGHI, Yoones
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:The disclosed systems and methods for transmission and reception comprising: i) receiving a plurality of data bits; ii) generating FEC-based encoded data bits in accordance with a zipper code framework incorporating component non-binary codes, wherein the zipper code framework including a buffer having a virtual buffer and a real buffer; iii) storing codewords associated with the FEC-based encoded bits in rows of the real buffer; iv) mapping a given codeword in a given row of the real buffer to different rows of the virtual buffer; v) receiving an analog signal transmitted by a transmitter; vi) processing the received analog signal and generating received forward error correction (FEC) -based encoded bits in accordance with a zipper code framework that incorporates component non-binary codes; and vii) decoding the received FEC-based encoded bits in accordance with a non-binary decoding technique and generating information bits. Les systèmes et les procédés de l'invention pour la transmission et la réception comprennent : i) la réception d'une pluralité de bits de données ; ii) la génération de bits de données codés à base de FEC conformément à une structure de code zipper incorporant des codes non binaires de composant, la structure de code zipper comprenant une mémoire tampon ayant une mémoire tampon virtuel et une mémoire tampon réel ; iii) le stockage de mots de code associés aux bits codés à base de FEC dans des rangées de la mémoire tampon réelle ; iv) la mise en correspondance d'un mot de code donné dans une rangée donnée de la mémoire tampon réelle avec différentes rangées de la mémoire tampon virtuel ; v) la réception d'un signal analogique transmis par un émetteur ; vi) le traitement du signal analogique reçu et la génération de bits codés à base de FEC reçus conformément à une structure de code zipper qui incorpore des codes non binaires de composant ; et vii) le décodage des bits codés à base de FEC reçus conformément à une technique de décodage non binaire et la génération de bits d'informations.