REDUCING LATENCY OF CHANGING AN OPERATING STATE OF A PROCESSOR FROM A LOW-POWER STATE TO A NORMAL-POWER STATE

Techniques are described herein that are capable of reducing latency of changing an operating state of a processor from a low-power state to a normal-power state. For example, providing a notification from a hardware system to the processor or receiving the notification at the processor, indicating...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: PILLILLI, Bharat Srinivas, KELLY, Bryan David
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator PILLILLI, Bharat Srinivas
KELLY, Bryan David
description Techniques are described herein that are capable of reducing latency of changing an operating state of a processor from a low-power state to a normal-power state. For example, providing a notification from a hardware system to the processor or receiving the notification at the processor, indicating that a transaction layer packet will be provided to the processor at a future time, may trigger the processor to change the operating state from the low-power state to the normal-power state. In another example, receipt of a transaction layer packet at the processor from a hardware system may trigger the processor to change the operating state from the low-power state to the normal-power state. L'invention concerne des techniques pouvant réduire la latence d'un changement d'un état de fonctionnement d'un processeur d'un état de faible puissance à un état de puissance normale. Par exemple, fournir une notification provenant d'un système matériel au processeur ou recevoir la notification au niveau du processeur, indiquant qu'un paquet de couche de transaction sera fourni au processeur à un moment futur, peut amener le processeur à changer l'état de fonctionnement de l'état de faible puissance à l'état de puissance normale. Dans un autre exemple, recevoir un paquet de couche de transaction au niveau du processeur en provenance d'un système matériel peut amener le processeur à changer l'état de fonctionnement de l'état de faible puissance à l'état de puissance normale.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2023204893A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2023204893A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2023204893A13</originalsourceid><addsrcrecordid>eNrjZMgNcnUJdfb0c1fwcQxx9XOOVPB3U3D2cPRzB4k5-in4B7gGOYaAOMEhQBUgaUeFgCB_Z9fgYP8gBbcgf1-ggI9_uG6Af7hrEFRViD9Q0M8_yNfRB1mch4E1LTGnOJUXSnMzKLu5hjh76KYW5MenFhckJqfmpZbEh_sbGRgZGxmYWFgaOxoaE6cKAMKhN3Q</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>REDUCING LATENCY OF CHANGING AN OPERATING STATE OF A PROCESSOR FROM A LOW-POWER STATE TO A NORMAL-POWER STATE</title><source>esp@cenet</source><creator>PILLILLI, Bharat Srinivas ; KELLY, Bryan David</creator><creatorcontrib>PILLILLI, Bharat Srinivas ; KELLY, Bryan David</creatorcontrib><description>Techniques are described herein that are capable of reducing latency of changing an operating state of a processor from a low-power state to a normal-power state. For example, providing a notification from a hardware system to the processor or receiving the notification at the processor, indicating that a transaction layer packet will be provided to the processor at a future time, may trigger the processor to change the operating state from the low-power state to the normal-power state. In another example, receipt of a transaction layer packet at the processor from a hardware system may trigger the processor to change the operating state from the low-power state to the normal-power state. L'invention concerne des techniques pouvant réduire la latence d'un changement d'un état de fonctionnement d'un processeur d'un état de faible puissance à un état de puissance normale. Par exemple, fournir une notification provenant d'un système matériel au processeur ou recevoir la notification au niveau du processeur, indiquant qu'un paquet de couche de transaction sera fourni au processeur à un moment futur, peut amener le processeur à changer l'état de fonctionnement de l'état de faible puissance à l'état de puissance normale. Dans un autre exemple, recevoir un paquet de couche de transaction au niveau du processeur en provenance d'un système matériel peut amener le processeur à changer l'état de fonctionnement de l'état de faible puissance à l'état de puissance normale.</description><language>eng ; fre</language><subject>CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC COMMUNICATION TECHNIQUE ; ELECTRIC DIGITAL DATA PROCESSING ; ELECTRICITY ; PHYSICS ; WIRELESS COMMUNICATIONS NETWORKS</subject><creationdate>2023</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20231026&amp;DB=EPODOC&amp;CC=WO&amp;NR=2023204893A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,777,882,25545,76296</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20231026&amp;DB=EPODOC&amp;CC=WO&amp;NR=2023204893A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>PILLILLI, Bharat Srinivas</creatorcontrib><creatorcontrib>KELLY, Bryan David</creatorcontrib><title>REDUCING LATENCY OF CHANGING AN OPERATING STATE OF A PROCESSOR FROM A LOW-POWER STATE TO A NORMAL-POWER STATE</title><description>Techniques are described herein that are capable of reducing latency of changing an operating state of a processor from a low-power state to a normal-power state. For example, providing a notification from a hardware system to the processor or receiving the notification at the processor, indicating that a transaction layer packet will be provided to the processor at a future time, may trigger the processor to change the operating state from the low-power state to the normal-power state. In another example, receipt of a transaction layer packet at the processor from a hardware system may trigger the processor to change the operating state from the low-power state to the normal-power state. L'invention concerne des techniques pouvant réduire la latence d'un changement d'un état de fonctionnement d'un processeur d'un état de faible puissance à un état de puissance normale. Par exemple, fournir une notification provenant d'un système matériel au processeur ou recevoir la notification au niveau du processeur, indiquant qu'un paquet de couche de transaction sera fourni au processeur à un moment futur, peut amener le processeur à changer l'état de fonctionnement de l'état de faible puissance à l'état de puissance normale. Dans un autre exemple, recevoir un paquet de couche de transaction au niveau du processeur en provenance d'un système matériel peut amener le processeur à changer l'état de fonctionnement de l'état de faible puissance à l'état de puissance normale.</description><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC COMMUNICATION TECHNIQUE</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>ELECTRICITY</subject><subject>PHYSICS</subject><subject>WIRELESS COMMUNICATIONS NETWORKS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2023</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZMgNcnUJdfb0c1fwcQxx9XOOVPB3U3D2cPRzB4k5-in4B7gGOYaAOMEhQBUgaUeFgCB_Z9fgYP8gBbcgf1-ggI9_uG6Af7hrEFRViD9Q0M8_yNfRB1mch4E1LTGnOJUXSnMzKLu5hjh76KYW5MenFhckJqfmpZbEh_sbGRgZGxmYWFgaOxoaE6cKAMKhN3Q</recordid><startdate>20231026</startdate><enddate>20231026</enddate><creator>PILLILLI, Bharat Srinivas</creator><creator>KELLY, Bryan David</creator><scope>EVB</scope></search><sort><creationdate>20231026</creationdate><title>REDUCING LATENCY OF CHANGING AN OPERATING STATE OF A PROCESSOR FROM A LOW-POWER STATE TO A NORMAL-POWER STATE</title><author>PILLILLI, Bharat Srinivas ; KELLY, Bryan David</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2023204893A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2023</creationdate><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC COMMUNICATION TECHNIQUE</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>ELECTRICITY</topic><topic>PHYSICS</topic><topic>WIRELESS COMMUNICATIONS NETWORKS</topic><toplevel>online_resources</toplevel><creatorcontrib>PILLILLI, Bharat Srinivas</creatorcontrib><creatorcontrib>KELLY, Bryan David</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>PILLILLI, Bharat Srinivas</au><au>KELLY, Bryan David</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>REDUCING LATENCY OF CHANGING AN OPERATING STATE OF A PROCESSOR FROM A LOW-POWER STATE TO A NORMAL-POWER STATE</title><date>2023-10-26</date><risdate>2023</risdate><abstract>Techniques are described herein that are capable of reducing latency of changing an operating state of a processor from a low-power state to a normal-power state. For example, providing a notification from a hardware system to the processor or receiving the notification at the processor, indicating that a transaction layer packet will be provided to the processor at a future time, may trigger the processor to change the operating state from the low-power state to the normal-power state. In another example, receipt of a transaction layer packet at the processor from a hardware system may trigger the processor to change the operating state from the low-power state to the normal-power state. L'invention concerne des techniques pouvant réduire la latence d'un changement d'un état de fonctionnement d'un processeur d'un état de faible puissance à un état de puissance normale. Par exemple, fournir une notification provenant d'un système matériel au processeur ou recevoir la notification au niveau du processeur, indiquant qu'un paquet de couche de transaction sera fourni au processeur à un moment futur, peut amener le processeur à changer l'état de fonctionnement de l'état de faible puissance à l'état de puissance normale. Dans un autre exemple, recevoir un paquet de couche de transaction au niveau du processeur en provenance d'un système matériel peut amener le processeur à changer l'état de fonctionnement de l'état de faible puissance à l'état de puissance normale.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2023204893A1
source esp@cenet
subjects CALCULATING
COMPUTING
COUNTING
ELECTRIC COMMUNICATION TECHNIQUE
ELECTRIC DIGITAL DATA PROCESSING
ELECTRICITY
PHYSICS
WIRELESS COMMUNICATIONS NETWORKS
title REDUCING LATENCY OF CHANGING AN OPERATING STATE OF A PROCESSOR FROM A LOW-POWER STATE TO A NORMAL-POWER STATE
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-18T22%3A25%3A52IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=PILLILLI,%20Bharat%20Srinivas&rft.date=2023-10-26&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2023204893A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true