FORMATION OF CAVITY SPACER AND SOURCE-DRAIN EPITAXIAL GROWTH FOR SCALING OF GATE-ALL-AROUND TRANSISTORS

Methods, integrated circuit devices, and systems are discussed related to combining source and drain etch, cavity spacer formation, and source and drain semiconductor growth into a single lithographic processing step in gate-all-around transistors. Such combined processes are performed separately fo...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: THIRTHA, Vivek, HASSAN, Mohammad, GOLONZKA, Oleg, GUHA, Biswajeet, HSU, William, KUMAR, Nilesh, DAS, Ritesh
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator THIRTHA, Vivek
HASSAN, Mohammad
GOLONZKA, Oleg
GUHA, Biswajeet
HSU, William
KUMAR, Nilesh
DAS, Ritesh
description Methods, integrated circuit devices, and systems are discussed related to combining source and drain etch, cavity spacer formation, and source and drain semiconductor growth into a single lithographic processing step in gate-all-around transistors. Such combined processes are performed separately for NMOS and PMOS gate-all-around transistors by implementing selective masking techniques. The resulting transistor structures have improved cavity spacer integrity and contact to gate isolation. L'invention concerne des procédés, des dispositifs de circuit intégré et des systèmes associés à la combinaison de gravure de source et de drain, de formation d'espaceur de cavité et de croissance de semi-conducteur de source et de drain dans une seule étape de traitement lithographique dans des transistors à grille enrobante. De tels procédés combinés sont réalisés séparément pour des transistors à grille enrobante NMOS et PMOS par mise en œuvre de techniques de masquage sélectif. Les structures de transistor ainsi obtenues présentent une intégrité d'espaceur de cavité et un contact avec l'isolation de grille améliorés.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2023121813A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2023121813A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2023121813A13</originalsourceid><addsrcrecordid>eNqNy7EKwjAQgOEuDqK-w4FzwLSL65GmbSDmyuW0OpUi0UW0UN8fK_gATv_yf8vsXhEfUBwFoAoMnpxcILZoLAOGEiId2VhVMroAtnWCZ4ceaqZOGpgxRIPehfrLaxSr0HuFTMcZC2OILgpxXGeL2_CY0ubXVbatrJhGpfHVp2kcrumZ3n1H-S4vdK73ukBd_Hd9AL41Nj8</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>FORMATION OF CAVITY SPACER AND SOURCE-DRAIN EPITAXIAL GROWTH FOR SCALING OF GATE-ALL-AROUND TRANSISTORS</title><source>esp@cenet</source><creator>THIRTHA, Vivek ; HASSAN, Mohammad ; GOLONZKA, Oleg ; GUHA, Biswajeet ; HSU, William ; KUMAR, Nilesh ; DAS, Ritesh</creator><creatorcontrib>THIRTHA, Vivek ; HASSAN, Mohammad ; GOLONZKA, Oleg ; GUHA, Biswajeet ; HSU, William ; KUMAR, Nilesh ; DAS, Ritesh</creatorcontrib><description>Methods, integrated circuit devices, and systems are discussed related to combining source and drain etch, cavity spacer formation, and source and drain semiconductor growth into a single lithographic processing step in gate-all-around transistors. Such combined processes are performed separately for NMOS and PMOS gate-all-around transistors by implementing selective masking techniques. The resulting transistor structures have improved cavity spacer integrity and contact to gate isolation. L'invention concerne des procédés, des dispositifs de circuit intégré et des systèmes associés à la combinaison de gravure de source et de drain, de formation d'espaceur de cavité et de croissance de semi-conducteur de source et de drain dans une seule étape de traitement lithographique dans des transistors à grille enrobante. De tels procédés combinés sont réalisés séparément pour des transistors à grille enrobante NMOS et PMOS par mise en œuvre de techniques de masquage sélectif. Les structures de transistor ainsi obtenues présentent une intégrité d'espaceur de cavité et un contact avec l'isolation de grille améliorés.</description><language>eng ; fre</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2023</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20230629&amp;DB=EPODOC&amp;CC=WO&amp;NR=2023121813A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25555,76308</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20230629&amp;DB=EPODOC&amp;CC=WO&amp;NR=2023121813A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>THIRTHA, Vivek</creatorcontrib><creatorcontrib>HASSAN, Mohammad</creatorcontrib><creatorcontrib>GOLONZKA, Oleg</creatorcontrib><creatorcontrib>GUHA, Biswajeet</creatorcontrib><creatorcontrib>HSU, William</creatorcontrib><creatorcontrib>KUMAR, Nilesh</creatorcontrib><creatorcontrib>DAS, Ritesh</creatorcontrib><title>FORMATION OF CAVITY SPACER AND SOURCE-DRAIN EPITAXIAL GROWTH FOR SCALING OF GATE-ALL-AROUND TRANSISTORS</title><description>Methods, integrated circuit devices, and systems are discussed related to combining source and drain etch, cavity spacer formation, and source and drain semiconductor growth into a single lithographic processing step in gate-all-around transistors. Such combined processes are performed separately for NMOS and PMOS gate-all-around transistors by implementing selective masking techniques. The resulting transistor structures have improved cavity spacer integrity and contact to gate isolation. L'invention concerne des procédés, des dispositifs de circuit intégré et des systèmes associés à la combinaison de gravure de source et de drain, de formation d'espaceur de cavité et de croissance de semi-conducteur de source et de drain dans une seule étape de traitement lithographique dans des transistors à grille enrobante. De tels procédés combinés sont réalisés séparément pour des transistors à grille enrobante NMOS et PMOS par mise en œuvre de techniques de masquage sélectif. Les structures de transistor ainsi obtenues présentent une intégrité d'espaceur de cavité et un contact avec l'isolation de grille améliorés.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2023</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNqNy7EKwjAQgOEuDqK-w4FzwLSL65GmbSDmyuW0OpUi0UW0UN8fK_gATv_yf8vsXhEfUBwFoAoMnpxcILZoLAOGEiId2VhVMroAtnWCZ4ceaqZOGpgxRIPehfrLaxSr0HuFTMcZC2OILgpxXGeL2_CY0ubXVbatrJhGpfHVp2kcrumZ3n1H-S4vdK73ukBd_Hd9AL41Nj8</recordid><startdate>20230629</startdate><enddate>20230629</enddate><creator>THIRTHA, Vivek</creator><creator>HASSAN, Mohammad</creator><creator>GOLONZKA, Oleg</creator><creator>GUHA, Biswajeet</creator><creator>HSU, William</creator><creator>KUMAR, Nilesh</creator><creator>DAS, Ritesh</creator><scope>EVB</scope></search><sort><creationdate>20230629</creationdate><title>FORMATION OF CAVITY SPACER AND SOURCE-DRAIN EPITAXIAL GROWTH FOR SCALING OF GATE-ALL-AROUND TRANSISTORS</title><author>THIRTHA, Vivek ; HASSAN, Mohammad ; GOLONZKA, Oleg ; GUHA, Biswajeet ; HSU, William ; KUMAR, Nilesh ; DAS, Ritesh</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2023121813A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2023</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>THIRTHA, Vivek</creatorcontrib><creatorcontrib>HASSAN, Mohammad</creatorcontrib><creatorcontrib>GOLONZKA, Oleg</creatorcontrib><creatorcontrib>GUHA, Biswajeet</creatorcontrib><creatorcontrib>HSU, William</creatorcontrib><creatorcontrib>KUMAR, Nilesh</creatorcontrib><creatorcontrib>DAS, Ritesh</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>THIRTHA, Vivek</au><au>HASSAN, Mohammad</au><au>GOLONZKA, Oleg</au><au>GUHA, Biswajeet</au><au>HSU, William</au><au>KUMAR, Nilesh</au><au>DAS, Ritesh</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>FORMATION OF CAVITY SPACER AND SOURCE-DRAIN EPITAXIAL GROWTH FOR SCALING OF GATE-ALL-AROUND TRANSISTORS</title><date>2023-06-29</date><risdate>2023</risdate><abstract>Methods, integrated circuit devices, and systems are discussed related to combining source and drain etch, cavity spacer formation, and source and drain semiconductor growth into a single lithographic processing step in gate-all-around transistors. Such combined processes are performed separately for NMOS and PMOS gate-all-around transistors by implementing selective masking techniques. The resulting transistor structures have improved cavity spacer integrity and contact to gate isolation. L'invention concerne des procédés, des dispositifs de circuit intégré et des systèmes associés à la combinaison de gravure de source et de drain, de formation d'espaceur de cavité et de croissance de semi-conducteur de source et de drain dans une seule étape de traitement lithographique dans des transistors à grille enrobante. De tels procédés combinés sont réalisés séparément pour des transistors à grille enrobante NMOS et PMOS par mise en œuvre de techniques de masquage sélectif. Les structures de transistor ainsi obtenues présentent une intégrité d'espaceur de cavité et un contact avec l'isolation de grille améliorés.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2023121813A1
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title FORMATION OF CAVITY SPACER AND SOURCE-DRAIN EPITAXIAL GROWTH FOR SCALING OF GATE-ALL-AROUND TRANSISTORS
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-15T03%3A29%3A35IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=THIRTHA,%20Vivek&rft.date=2023-06-29&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2023121813A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true