METHOD FOR COMMUNICATION BETWEEN COMPONENTS OF AN ELECTRICAL DEVICE
A control device may include a processor may include a core, a timer peripheral, and a peripheral direct memory access controller. The processor may include a receive port coupled to a communication port of the reporting device via a communication line. The control device may include a timer periphe...
Gespeichert in:
Hauptverfasser: | , , , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | A control device may include a processor may include a core, a timer peripheral, and a peripheral direct memory access controller. The processor may include a receive port coupled to a communication port of the reporting device via a communication line. The control device may include a timer peripheral that can generate an enable signal and a timing signal, and a buffer circuit that may include an enable port for the enable signal for enabling/disabling the buffer circuit, an input port for the timing signal, and an output port coupled to the communication line. The processor may enable/disable the buffer circuit to control the timing of data bit(s) transmission across the communication line by the reporting device. The peripheral direct memory access controller may store the data bit(s) in a receive buffer during the bit period, and the core may subsequently retrieve the data bit(s) from the receiver buffer.
L'invention concerne un dispositif de commande pouvant comprendre un processeur qui peut comprendre un cœur, un périphérique de temporisateur et un contrôleur d'accès direct à la mémoire périphérique. Le processeur peut comprendre un port de réception couplé à un port de communication du dispositif de rapport par l'intermédiaire d'une ligne de communication. Le dispositif de commande peut comprendre un périphérique de temporisateur qui peut générer un signal d'activation et un signal de temporisation, et un circuit tampon qui peut comprendre un port d'activation pour le signal d'activation pour activer/désactiver le circuit tampon, un port d'entrée pour le signal de temporisation et un port de sortie couplé à la ligne de communication. Le processeur peut activer/désactiver le circuit tampon pour commander la temporisation de la transmission d'un ou de plusieurs bits de données sur la ligne de communication par le dispositif de rapport. Le contrôleur d'accès direct à la mémoire périphérique peut stocker le ou les bits de données dans un tampon de réception pendant la période binaire, et le cœur peut ensuite récupérer le ou les bits de données à partir du tampon récepteur. |
---|