MITIGATION OF DUTY-CYCLE DISTORTION DUE TO ASYMMETRICAL AGING

A system (305) includes a first park circuit (310) having a signal input (312), an output (314), and a control input (316). The system also includes a first signal path (320) having an input (322) and an output (324), wherein the input of the first signal path is coupled to the output of the first p...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: PHADKE, Amod, BHAT, Vanamali, GHANTASALA, Vajram, YANG, Bin, LI, Xia, DESHMUKH, Pankaj, IYER, Arun Sundaresan, YALLAMARAJU, Udayakiran Kumar, MISHRA, Vishal, JAGIRDAR, Bharatheesha Sudarshan
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator PHADKE, Amod
BHAT, Vanamali
GHANTASALA, Vajram
YANG, Bin
LI, Xia
DESHMUKH, Pankaj
IYER, Arun Sundaresan
YALLAMARAJU, Udayakiran Kumar
MISHRA, Vishal
JAGIRDAR, Bharatheesha Sudarshan
description A system (305) includes a first park circuit (310) having a signal input (312), an output (314), and a control input (316). The system also includes a first signal path (320) having an input (322) and an output (324), wherein the input of the first signal path is coupled to the output of the first park circuit. The system also includes a second park circuit (330) having a signal input (332), an output (334), and a control input (336), wherein the signal input of the second park circuit is coupled to the output of the first signal path. The system further includes a second signal path (340) having an input (342) and an output (344), wherein the input of the second signal path is coupled to the output of the second park circuit. La présente divulgation concerne un système (305) qui comprend un premier circuit de park (310) ayant une entrée de signal (312), une sortie (314) et une entrée de commande (316). Le système comprend également un premier trajet de signal (320) ayant une entrée (322) et une sortie (324), l'entrée du premier trajet de signal étant couplée à la sortie du premier circuit de park. Le système comprend également un deuxième circuit de park (330) ayant une entrée de signal (332), une sortie (334) et une entrée de commande (336), l'entrée de signal du deuxième circuit de park étant couplée à la sortie du premier trajet de signal. Le système comprend en outre un deuxième trajet de signal (340) ayant une entrée (342) et une sortie (344), l'entrée du deuxième trajet de signal étant couplée à la sortie du deuxième circuit de park.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2023022881A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2023022881A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2023022881A13</originalsourceid><addsrcrecordid>eNrjZLD19QzxdHcM8fT3U_B3U3AJDYnUdY509nFVcPEMDvEPAku4hLoqhPgrOAZH-vq6hgR5Ojv6KDi6e_q58zCwpiXmFKfyQmluBmU31xBnD93Ugvz41OKCxOTUvNSS-HB_IwMjYwMjIwsLQ0dDY-JUAQDnhSra</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>MITIGATION OF DUTY-CYCLE DISTORTION DUE TO ASYMMETRICAL AGING</title><source>esp@cenet</source><creator>PHADKE, Amod ; BHAT, Vanamali ; GHANTASALA, Vajram ; YANG, Bin ; LI, Xia ; DESHMUKH, Pankaj ; IYER, Arun Sundaresan ; YALLAMARAJU, Udayakiran Kumar ; MISHRA, Vishal ; JAGIRDAR, Bharatheesha Sudarshan</creator><creatorcontrib>PHADKE, Amod ; BHAT, Vanamali ; GHANTASALA, Vajram ; YANG, Bin ; LI, Xia ; DESHMUKH, Pankaj ; IYER, Arun Sundaresan ; YALLAMARAJU, Udayakiran Kumar ; MISHRA, Vishal ; JAGIRDAR, Bharatheesha Sudarshan</creatorcontrib><description>A system (305) includes a first park circuit (310) having a signal input (312), an output (314), and a control input (316). The system also includes a first signal path (320) having an input (322) and an output (324), wherein the input of the first signal path is coupled to the output of the first park circuit. The system also includes a second park circuit (330) having a signal input (332), an output (334), and a control input (336), wherein the signal input of the second park circuit is coupled to the output of the first signal path. The system further includes a second signal path (340) having an input (342) and an output (344), wherein the input of the second signal path is coupled to the output of the second park circuit. La présente divulgation concerne un système (305) qui comprend un premier circuit de park (310) ayant une entrée de signal (312), une sortie (314) et une entrée de commande (316). Le système comprend également un premier trajet de signal (320) ayant une entrée (322) et une sortie (324), l'entrée du premier trajet de signal étant couplée à la sortie du premier circuit de park. Le système comprend également un deuxième circuit de park (330) ayant une entrée de signal (332), une sortie (334) et une entrée de commande (336), l'entrée de signal du deuxième circuit de park étant couplée à la sortie du premier trajet de signal. Le système comprend en outre un deuxième trajet de signal (340) ayant une entrée (342) et une sortie (344), l'entrée du deuxième trajet de signal étant couplée à la sortie du deuxième circuit de park.</description><language>eng ; fre</language><subject>BASIC ELECTRONIC CIRCUITRY ; ELECTRICITY ; PULSE TECHNIQUE</subject><creationdate>2023</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20230223&amp;DB=EPODOC&amp;CC=WO&amp;NR=2023022881A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25542,76290</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20230223&amp;DB=EPODOC&amp;CC=WO&amp;NR=2023022881A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>PHADKE, Amod</creatorcontrib><creatorcontrib>BHAT, Vanamali</creatorcontrib><creatorcontrib>GHANTASALA, Vajram</creatorcontrib><creatorcontrib>YANG, Bin</creatorcontrib><creatorcontrib>LI, Xia</creatorcontrib><creatorcontrib>DESHMUKH, Pankaj</creatorcontrib><creatorcontrib>IYER, Arun Sundaresan</creatorcontrib><creatorcontrib>YALLAMARAJU, Udayakiran Kumar</creatorcontrib><creatorcontrib>MISHRA, Vishal</creatorcontrib><creatorcontrib>JAGIRDAR, Bharatheesha Sudarshan</creatorcontrib><title>MITIGATION OF DUTY-CYCLE DISTORTION DUE TO ASYMMETRICAL AGING</title><description>A system (305) includes a first park circuit (310) having a signal input (312), an output (314), and a control input (316). The system also includes a first signal path (320) having an input (322) and an output (324), wherein the input of the first signal path is coupled to the output of the first park circuit. The system also includes a second park circuit (330) having a signal input (332), an output (334), and a control input (336), wherein the signal input of the second park circuit is coupled to the output of the first signal path. The system further includes a second signal path (340) having an input (342) and an output (344), wherein the input of the second signal path is coupled to the output of the second park circuit. La présente divulgation concerne un système (305) qui comprend un premier circuit de park (310) ayant une entrée de signal (312), une sortie (314) et une entrée de commande (316). Le système comprend également un premier trajet de signal (320) ayant une entrée (322) et une sortie (324), l'entrée du premier trajet de signal étant couplée à la sortie du premier circuit de park. Le système comprend également un deuxième circuit de park (330) ayant une entrée de signal (332), une sortie (334) et une entrée de commande (336), l'entrée de signal du deuxième circuit de park étant couplée à la sortie du premier trajet de signal. Le système comprend en outre un deuxième trajet de signal (340) ayant une entrée (342) et une sortie (344), l'entrée du deuxième trajet de signal étant couplée à la sortie du deuxième circuit de park.</description><subject>BASIC ELECTRONIC CIRCUITRY</subject><subject>ELECTRICITY</subject><subject>PULSE TECHNIQUE</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2023</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZLD19QzxdHcM8fT3U_B3U3AJDYnUdY509nFVcPEMDvEPAku4hLoqhPgrOAZH-vq6hgR5Ojv6KDi6e_q58zCwpiXmFKfyQmluBmU31xBnD93Ugvz41OKCxOTUvNSS-HB_IwMjYwMjIwsLQ0dDY-JUAQDnhSra</recordid><startdate>20230223</startdate><enddate>20230223</enddate><creator>PHADKE, Amod</creator><creator>BHAT, Vanamali</creator><creator>GHANTASALA, Vajram</creator><creator>YANG, Bin</creator><creator>LI, Xia</creator><creator>DESHMUKH, Pankaj</creator><creator>IYER, Arun Sundaresan</creator><creator>YALLAMARAJU, Udayakiran Kumar</creator><creator>MISHRA, Vishal</creator><creator>JAGIRDAR, Bharatheesha Sudarshan</creator><scope>EVB</scope></search><sort><creationdate>20230223</creationdate><title>MITIGATION OF DUTY-CYCLE DISTORTION DUE TO ASYMMETRICAL AGING</title><author>PHADKE, Amod ; BHAT, Vanamali ; GHANTASALA, Vajram ; YANG, Bin ; LI, Xia ; DESHMUKH, Pankaj ; IYER, Arun Sundaresan ; YALLAMARAJU, Udayakiran Kumar ; MISHRA, Vishal ; JAGIRDAR, Bharatheesha Sudarshan</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2023022881A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2023</creationdate><topic>BASIC ELECTRONIC CIRCUITRY</topic><topic>ELECTRICITY</topic><topic>PULSE TECHNIQUE</topic><toplevel>online_resources</toplevel><creatorcontrib>PHADKE, Amod</creatorcontrib><creatorcontrib>BHAT, Vanamali</creatorcontrib><creatorcontrib>GHANTASALA, Vajram</creatorcontrib><creatorcontrib>YANG, Bin</creatorcontrib><creatorcontrib>LI, Xia</creatorcontrib><creatorcontrib>DESHMUKH, Pankaj</creatorcontrib><creatorcontrib>IYER, Arun Sundaresan</creatorcontrib><creatorcontrib>YALLAMARAJU, Udayakiran Kumar</creatorcontrib><creatorcontrib>MISHRA, Vishal</creatorcontrib><creatorcontrib>JAGIRDAR, Bharatheesha Sudarshan</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>PHADKE, Amod</au><au>BHAT, Vanamali</au><au>GHANTASALA, Vajram</au><au>YANG, Bin</au><au>LI, Xia</au><au>DESHMUKH, Pankaj</au><au>IYER, Arun Sundaresan</au><au>YALLAMARAJU, Udayakiran Kumar</au><au>MISHRA, Vishal</au><au>JAGIRDAR, Bharatheesha Sudarshan</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>MITIGATION OF DUTY-CYCLE DISTORTION DUE TO ASYMMETRICAL AGING</title><date>2023-02-23</date><risdate>2023</risdate><abstract>A system (305) includes a first park circuit (310) having a signal input (312), an output (314), and a control input (316). The system also includes a first signal path (320) having an input (322) and an output (324), wherein the input of the first signal path is coupled to the output of the first park circuit. The system also includes a second park circuit (330) having a signal input (332), an output (334), and a control input (336), wherein the signal input of the second park circuit is coupled to the output of the first signal path. The system further includes a second signal path (340) having an input (342) and an output (344), wherein the input of the second signal path is coupled to the output of the second park circuit. La présente divulgation concerne un système (305) qui comprend un premier circuit de park (310) ayant une entrée de signal (312), une sortie (314) et une entrée de commande (316). Le système comprend également un premier trajet de signal (320) ayant une entrée (322) et une sortie (324), l'entrée du premier trajet de signal étant couplée à la sortie du premier circuit de park. Le système comprend également un deuxième circuit de park (330) ayant une entrée de signal (332), une sortie (334) et une entrée de commande (336), l'entrée de signal du deuxième circuit de park étant couplée à la sortie du premier trajet de signal. Le système comprend en outre un deuxième trajet de signal (340) ayant une entrée (342) et une sortie (344), l'entrée du deuxième trajet de signal étant couplée à la sortie du deuxième circuit de park.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2023022881A1
source esp@cenet
subjects BASIC ELECTRONIC CIRCUITRY
ELECTRICITY
PULSE TECHNIQUE
title MITIGATION OF DUTY-CYCLE DISTORTION DUE TO ASYMMETRICAL AGING
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-30T19%3A55%3A58IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=PHADKE,%20Amod&rft.date=2023-02-23&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2023022881A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true