TRANSMITTING DATA BETWEEN REGIONS OF VARYING SAFETY INTEGRITY LEVELS IN A SYSTEM ON A CHIP

In various examples, a system includes a memory operating within a first risk level and circuitry operating within a second risk level that indicates more risk than the first risk level. The circuitry reads and/or writes data to a first memory address within the memory, and reads and/or writes an er...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: J V, Avinash, PHANIKUMAR, Parvatham, DITTY, Michael, GHOSH, Anirban, GONDKAR, Shraddha Manohar, SWAIN, Jyotirmaya, KRISHNANI, Padam, KRISHNAN, Hari
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:In various examples, a system includes a memory operating within a first risk level and circuitry operating within a second risk level that indicates more risk than the first risk level. The circuitry reads and/or writes data to a first memory address within the memory, and reads and/or writes an error detection code to a second memory address within the memory. Dans divers exemples, un système comprend une mémoire fonctionnant dans un premier niveau de risque et un circuit fonctionnant dans un second niveau de risque qui indique un risque plus élevé que le premier niveau de risque. Le circuit lit et/ou écrit des données sur une première adresse de mémoire à l'intérieur de la mémoire, et lit et/ou écrit un code détecteur d'erreur sur une seconde adresse de mémoire à l'intérieur de la mémoire.