DIRECT DIGITAL SYNTHESIZER WITH FREQUENCY CORRECTION
A direct digital synthesizer (DDS) circuit. The circuit includes a first input to receive a first fixed frequency clock signal having a first frequency, a second input to receive a second fixed frequency clock signal having a second frequency lower than the first frequency, and an output to provide...
Gespeichert in:
Hauptverfasser: | , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | A direct digital synthesizer (DDS) circuit. The circuit includes a first input to receive a first fixed frequency clock signal having a first frequency, a second input to receive a second fixed frequency clock signal having a second frequency lower than the first frequency, and an output to provide an output frequency that is based at least in part on a frequency control word (FCW). The DDS circuit may include a frequency correction circuit having a first input to receive the first clock signal, a second input to receive the second clock signal, and a third input to receive the FCW, and an output to provide a frequency error of the first clock signal, the frequency error determined using the second clock signal and FCW. Alternatively, or in addition to, the DDS circuit may include an all-digital phase lock loop to correct for frequency wander of the first clock signal.
L'invention concerne un circuit synthétiseur numérique direct (DDS). Le circuit comprend une première entrée pour recevoir un premier signal d'horloge à fréquence fixe ayant une première fréquence, une deuxième entrée pour recevoir un deuxième signal d'horloge à fréquence fixe ayant une deuxième fréquence inférieure à la première fréquence, et une sortie pour fournir une fréquence de sortie qui est basée au moins en partie sur un mot de commande de fréquence (FCW). Le circuit DDS peut comprendre un circuit de correction de fréquence ayant une première entrée pour recevoir le premier signal d'horloge, une deuxième entrée pour recevoir le deuxième signal d'horloge, et une troisième entrée pour recevoir le FCW, et une sortie pour fournir une erreur de fréquence du premier signal d'horloge, l'erreur de fréquence étant déterminée à l'aide du deuxième signal d'horloge et du FCW. En variante, ou en plus de, le circuit DDS peut comprendre une boucle à verrouillage de phase entièrement numérique pour corriger une dérive de fréquence du premier signal d'horloge. |
---|