MULTI-PLANE, MULTI-PROTOCOL MEMORY SWITCH FABRIC WITH CONFIGURABLE TRANSPORT

A multi-plane, multi-protocol memory switch system is disclosed. In some embodiments, a memory switch includes a plurality of switch ports, the memory switch connectable to one or more root complex (RC) devices through one or more respective switch ports of the plurality of switch ports, and the mem...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: GRETH, John, NORRIE, Thomas, MUKHERJEE, Shrijeet, HENDEL, Ariel, MULLER, Shimon, SINGH, Gurjeet, SANKAR, Rochan
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:A multi-plane, multi-protocol memory switch system is disclosed. In some embodiments, a memory switch includes a plurality of switch ports, the memory switch connectable to one or more root complex (RC) devices through one or more respective switch ports of the plurality of switch ports, and the memory switch connectable to a set of endpoints through a set of other switch ports of the plurality of switch ports, wherein the set includes zero or multiple endpoints; a cacheline exchange engine configured to provide a data-exchange path between two endpoints and to map an address space of one endpoint to an address space of another endpoint; and a bulk data transfer engine configured to facilitate data-exchange between two endpoints as a source-destination data stream, one endpoint being designated a source address and another endpoint being designated a destination address. La divulgation concerne un système de commutation de mémoire multi-plan et multi-protocole. Dans certains modes de réalisation, un commutateur de mémoire comprend une pluralité de ports de commutation, le commutateur de mémoire pouvant être connecté à un ou plusieurs dispositifs de "complexes racines" (RC) par l'intermédiaire d'un ou de plusieurs ports de commutation respectifs de la pluralité de ports de commutation, et le commutateur de mémoire pouvant être connecté à un ensemble de points d'extrémité par l'intermédiaire d'un ensemble d'autres ports de commutation de la pluralité de ports de commutation, l'ensemble comprenant zéro ou plusieurs points d'extrémité; un moteur d'échange de ligne de cache configuré pour fournir un chemin d'échange de données entre deux points d'extrémité et pour mapper un espace d'adresse d'un point d'extrémité à un espace d'adresse d'un autre point d'extrémité; et un moteur de transfert de données en vrac configuré pour faciliter un échange de données entre deux points d'extrémité en tant que flux de données source-destination, un point d'extrémité étant désigné comme adresse source et un autre point d'extrémité étant désigné par une adresse de destination.