MEMORY SYSTEM WITH BURST MODE HAVING LOGIC GATES AS SENSE ELEMENTS

Memory systems with burst mode having logic gates as sense elements and related methods are provided. A memory system comprises a memory array including a first set of memory cells coupled to a first wordline, a second set of memory cells coupled to a second wordline, and a plurality of sense elemen...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: BURDA, Gregory Christopher, KOLAR, Pramod, LILES, Stephen Edward
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator BURDA, Gregory Christopher
KOLAR, Pramod
LILES, Stephen Edward
description Memory systems with burst mode having logic gates as sense elements and related methods are provided. A memory system comprises a memory array including a first set of memory cells coupled to a first wordline, a second set of memory cells coupled to a second wordline, and a plurality of sense elements, not including any sense amplifiers. The control unit is configured to generate control signals for: in response to a burst mode read request, simultaneously: (1) asserting a first wordline signal on the first wordline coupled to each of a plurality of first set of bitlines, and (2) asserting a second wordline signal on the second wordline coupled to each of a plurality of second set of bitlines, and as part of a burst, outputting data corresponding to a subset of each of the first set of memory cells and the second set of memory cells. Des systèmes de mémoire à mode rafale comportant des portes logiques en tant qu'éléments de détection et des procédés associés sont divulgués. Un système de mémoire comprend un réseau de mémoire comprenant un premier ensemble de cellules de mémoire couplées à une première ligne de mots, un second ensemble de cellules de mémoire couplées à une seconde ligne de mots, et une pluralité d'éléments de détection, ne comprenant pas d'amplificateurs de détection. L'unité de commande est configurée pour générer des signaux de commande pour : en réponse à une demande de lecture en mode rafale, simultanément : (1) affirmer un premier signal de ligne de mots sur la première ligne de mots couplée à chaque ensemble de lignes de bits d'une pluralité de premiers ensembles de lignes de bits, et (2) affirmer un second signal de ligne de mots sur la seconde ligne de mots couplée à chaque ensemble de lignes de bits d'une pluralité de seconds ensembles de lignes de bits, et en tant que partie d'une rafale, délivrer en sortie des données correspondant à un sous-ensemble de chacun du premier ensemble de cellules de mémoire et du second ensemble de cellules de mémoire.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2022250892A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2022250892A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2022250892A13</originalsourceid><addsrcrecordid>eNrjZHDydfX1D4pUCI4MDnH1VQj3DPFQcAoNCg5R8PV3cVXwcAzz9HNX8PF393RWcHcMcQ1WcAxWCHb1C3ZVcPVx9XX1CwnmYWBNS8wpTuWF0twMym6uIc4euqkF-fGpxQWJyal5qSXx4f5GBkZGRqYGFpZGjobGxKkCAK9XLBY</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>MEMORY SYSTEM WITH BURST MODE HAVING LOGIC GATES AS SENSE ELEMENTS</title><source>esp@cenet</source><creator>BURDA, Gregory Christopher ; KOLAR, Pramod ; LILES, Stephen Edward</creator><creatorcontrib>BURDA, Gregory Christopher ; KOLAR, Pramod ; LILES, Stephen Edward</creatorcontrib><description>Memory systems with burst mode having logic gates as sense elements and related methods are provided. A memory system comprises a memory array including a first set of memory cells coupled to a first wordline, a second set of memory cells coupled to a second wordline, and a plurality of sense elements, not including any sense amplifiers. The control unit is configured to generate control signals for: in response to a burst mode read request, simultaneously: (1) asserting a first wordline signal on the first wordline coupled to each of a plurality of first set of bitlines, and (2) asserting a second wordline signal on the second wordline coupled to each of a plurality of second set of bitlines, and as part of a burst, outputting data corresponding to a subset of each of the first set of memory cells and the second set of memory cells. Des systèmes de mémoire à mode rafale comportant des portes logiques en tant qu'éléments de détection et des procédés associés sont divulgués. Un système de mémoire comprend un réseau de mémoire comprenant un premier ensemble de cellules de mémoire couplées à une première ligne de mots, un second ensemble de cellules de mémoire couplées à une seconde ligne de mots, et une pluralité d'éléments de détection, ne comprenant pas d'amplificateurs de détection. L'unité de commande est configurée pour générer des signaux de commande pour : en réponse à une demande de lecture en mode rafale, simultanément : (1) affirmer un premier signal de ligne de mots sur la première ligne de mots couplée à chaque ensemble de lignes de bits d'une pluralité de premiers ensembles de lignes de bits, et (2) affirmer un second signal de ligne de mots sur la seconde ligne de mots couplée à chaque ensemble de lignes de bits d'une pluralité de seconds ensembles de lignes de bits, et en tant que partie d'une rafale, délivrer en sortie des données correspondant à un sous-ensemble de chacun du premier ensemble de cellules de mémoire et du second ensemble de cellules de mémoire.</description><language>eng ; fre</language><subject>INFORMATION STORAGE ; PHYSICS ; STATIC STORES</subject><creationdate>2022</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20221201&amp;DB=EPODOC&amp;CC=WO&amp;NR=2022250892A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20221201&amp;DB=EPODOC&amp;CC=WO&amp;NR=2022250892A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>BURDA, Gregory Christopher</creatorcontrib><creatorcontrib>KOLAR, Pramod</creatorcontrib><creatorcontrib>LILES, Stephen Edward</creatorcontrib><title>MEMORY SYSTEM WITH BURST MODE HAVING LOGIC GATES AS SENSE ELEMENTS</title><description>Memory systems with burst mode having logic gates as sense elements and related methods are provided. A memory system comprises a memory array including a first set of memory cells coupled to a first wordline, a second set of memory cells coupled to a second wordline, and a plurality of sense elements, not including any sense amplifiers. The control unit is configured to generate control signals for: in response to a burst mode read request, simultaneously: (1) asserting a first wordline signal on the first wordline coupled to each of a plurality of first set of bitlines, and (2) asserting a second wordline signal on the second wordline coupled to each of a plurality of second set of bitlines, and as part of a burst, outputting data corresponding to a subset of each of the first set of memory cells and the second set of memory cells. Des systèmes de mémoire à mode rafale comportant des portes logiques en tant qu'éléments de détection et des procédés associés sont divulgués. Un système de mémoire comprend un réseau de mémoire comprenant un premier ensemble de cellules de mémoire couplées à une première ligne de mots, un second ensemble de cellules de mémoire couplées à une seconde ligne de mots, et une pluralité d'éléments de détection, ne comprenant pas d'amplificateurs de détection. L'unité de commande est configurée pour générer des signaux de commande pour : en réponse à une demande de lecture en mode rafale, simultanément : (1) affirmer un premier signal de ligne de mots sur la première ligne de mots couplée à chaque ensemble de lignes de bits d'une pluralité de premiers ensembles de lignes de bits, et (2) affirmer un second signal de ligne de mots sur la seconde ligne de mots couplée à chaque ensemble de lignes de bits d'une pluralité de seconds ensembles de lignes de bits, et en tant que partie d'une rafale, délivrer en sortie des données correspondant à un sous-ensemble de chacun du premier ensemble de cellules de mémoire et du second ensemble de cellules de mémoire.</description><subject>INFORMATION STORAGE</subject><subject>PHYSICS</subject><subject>STATIC STORES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2022</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZHDydfX1D4pUCI4MDnH1VQj3DPFQcAoNCg5R8PV3cVXwcAzz9HNX8PF393RWcHcMcQ1WcAxWCHb1C3ZVcPVx9XX1CwnmYWBNS8wpTuWF0twMym6uIc4euqkF-fGpxQWJyal5qSXx4f5GBkZGRqYGFpZGjobGxKkCAK9XLBY</recordid><startdate>20221201</startdate><enddate>20221201</enddate><creator>BURDA, Gregory Christopher</creator><creator>KOLAR, Pramod</creator><creator>LILES, Stephen Edward</creator><scope>EVB</scope></search><sort><creationdate>20221201</creationdate><title>MEMORY SYSTEM WITH BURST MODE HAVING LOGIC GATES AS SENSE ELEMENTS</title><author>BURDA, Gregory Christopher ; KOLAR, Pramod ; LILES, Stephen Edward</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2022250892A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2022</creationdate><topic>INFORMATION STORAGE</topic><topic>PHYSICS</topic><topic>STATIC STORES</topic><toplevel>online_resources</toplevel><creatorcontrib>BURDA, Gregory Christopher</creatorcontrib><creatorcontrib>KOLAR, Pramod</creatorcontrib><creatorcontrib>LILES, Stephen Edward</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>BURDA, Gregory Christopher</au><au>KOLAR, Pramod</au><au>LILES, Stephen Edward</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>MEMORY SYSTEM WITH BURST MODE HAVING LOGIC GATES AS SENSE ELEMENTS</title><date>2022-12-01</date><risdate>2022</risdate><abstract>Memory systems with burst mode having logic gates as sense elements and related methods are provided. A memory system comprises a memory array including a first set of memory cells coupled to a first wordline, a second set of memory cells coupled to a second wordline, and a plurality of sense elements, not including any sense amplifiers. The control unit is configured to generate control signals for: in response to a burst mode read request, simultaneously: (1) asserting a first wordline signal on the first wordline coupled to each of a plurality of first set of bitlines, and (2) asserting a second wordline signal on the second wordline coupled to each of a plurality of second set of bitlines, and as part of a burst, outputting data corresponding to a subset of each of the first set of memory cells and the second set of memory cells. Des systèmes de mémoire à mode rafale comportant des portes logiques en tant qu'éléments de détection et des procédés associés sont divulgués. Un système de mémoire comprend un réseau de mémoire comprenant un premier ensemble de cellules de mémoire couplées à une première ligne de mots, un second ensemble de cellules de mémoire couplées à une seconde ligne de mots, et une pluralité d'éléments de détection, ne comprenant pas d'amplificateurs de détection. L'unité de commande est configurée pour générer des signaux de commande pour : en réponse à une demande de lecture en mode rafale, simultanément : (1) affirmer un premier signal de ligne de mots sur la première ligne de mots couplée à chaque ensemble de lignes de bits d'une pluralité de premiers ensembles de lignes de bits, et (2) affirmer un second signal de ligne de mots sur la seconde ligne de mots couplée à chaque ensemble de lignes de bits d'une pluralité de seconds ensembles de lignes de bits, et en tant que partie d'une rafale, délivrer en sortie des données correspondant à un sous-ensemble de chacun du premier ensemble de cellules de mémoire et du second ensemble de cellules de mémoire.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2022250892A1
source esp@cenet
subjects INFORMATION STORAGE
PHYSICS
STATIC STORES
title MEMORY SYSTEM WITH BURST MODE HAVING LOGIC GATES AS SENSE ELEMENTS
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-05T03%3A55%3A59IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=BURDA,%20Gregory%20Christopher&rft.date=2022-12-01&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2022250892A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true