NON-VOLATILE MEMORY WITH DIFFERENT USE OF METAL LINES IN WORD LINE HOOK UP REGIONS

To overcome a shortage of area for horizontal metal lines to connect word line switch transistors to corresponding word lines and for pass through signal lines, it is proposed to implement multiple architectures for the word line hook up regions. For example, some areas of a die will be designed to...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: TOYAMA, Fumiaki, SHAO, Shiqian
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator TOYAMA, Fumiaki
SHAO, Shiqian
description To overcome a shortage of area for horizontal metal lines to connect word line switch transistors to corresponding word lines and for pass through signal lines, it is proposed to implement multiple architectures for the word line hook up regions. For example, some areas of a die will be designed to provide extra horizontal metal lines to connect word line switch transistors to word lines and other areas of the die will be designed to provide extra pass through signal lines. Pour surmonter une insuffisance de zone pour des lignes métalliques horizontales afin de connecter des transistors de commutation de ligne de mots à des lignes de mots correspondantes et pour passer à travers des lignes de signal, il est proposé de mettre en œuvre de multiples architectures pour les régions de connexion de ligne de mots. Par exemple, certaines zones d'une puce seront conçues pour fournir des lignes métalliques horizontales supplémentaires pour connecter des transistors de commutation de ligne de mots à des lignes de mots et d'autres zones de la puce seront conçues pour fournir un passage supplémentaire à travers des lignes de signal.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2022216342A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2022216342A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2022216342A13</originalsourceid><addsrcrecordid>eNqNikEKwjAQAHPxIOofFjwXbCreg92YxXRX0tTgqRSJJ9FC_T-K-ABPwzAzV4GFi7N4E8kjNNhIuECi6KAmazEgR-haBLGfGI0HT4wtEEOSUH8NnMgRuhMEPJBwu1Sz23Cf8urHhVpbjHtX5PHZ52kcrvmRX30SvdFal7tqq01Z_Xe9AXULMDU</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>NON-VOLATILE MEMORY WITH DIFFERENT USE OF METAL LINES IN WORD LINE HOOK UP REGIONS</title><source>esp@cenet</source><creator>TOYAMA, Fumiaki ; SHAO, Shiqian</creator><creatorcontrib>TOYAMA, Fumiaki ; SHAO, Shiqian</creatorcontrib><description>To overcome a shortage of area for horizontal metal lines to connect word line switch transistors to corresponding word lines and for pass through signal lines, it is proposed to implement multiple architectures for the word line hook up regions. For example, some areas of a die will be designed to provide extra horizontal metal lines to connect word line switch transistors to word lines and other areas of the die will be designed to provide extra pass through signal lines. Pour surmonter une insuffisance de zone pour des lignes métalliques horizontales afin de connecter des transistors de commutation de ligne de mots à des lignes de mots correspondantes et pour passer à travers des lignes de signal, il est proposé de mettre en œuvre de multiples architectures pour les régions de connexion de ligne de mots. Par exemple, certaines zones d'une puce seront conçues pour fournir des lignes métalliques horizontales supplémentaires pour connecter des transistors de commutation de ligne de mots à des lignes de mots et d'autres zones de la puce seront conçues pour fournir un passage supplémentaire à travers des lignes de signal.</description><language>eng ; fre</language><subject>ELECTRICITY ; INFORMATION STORAGE ; PHYSICS ; STATIC STORES</subject><creationdate>2022</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20221013&amp;DB=EPODOC&amp;CC=WO&amp;NR=2022216342A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25563,76418</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20221013&amp;DB=EPODOC&amp;CC=WO&amp;NR=2022216342A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>TOYAMA, Fumiaki</creatorcontrib><creatorcontrib>SHAO, Shiqian</creatorcontrib><title>NON-VOLATILE MEMORY WITH DIFFERENT USE OF METAL LINES IN WORD LINE HOOK UP REGIONS</title><description>To overcome a shortage of area for horizontal metal lines to connect word line switch transistors to corresponding word lines and for pass through signal lines, it is proposed to implement multiple architectures for the word line hook up regions. For example, some areas of a die will be designed to provide extra horizontal metal lines to connect word line switch transistors to word lines and other areas of the die will be designed to provide extra pass through signal lines. Pour surmonter une insuffisance de zone pour des lignes métalliques horizontales afin de connecter des transistors de commutation de ligne de mots à des lignes de mots correspondantes et pour passer à travers des lignes de signal, il est proposé de mettre en œuvre de multiples architectures pour les régions de connexion de ligne de mots. Par exemple, certaines zones d'une puce seront conçues pour fournir des lignes métalliques horizontales supplémentaires pour connecter des transistors de commutation de ligne de mots à des lignes de mots et d'autres zones de la puce seront conçues pour fournir un passage supplémentaire à travers des lignes de signal.</description><subject>ELECTRICITY</subject><subject>INFORMATION STORAGE</subject><subject>PHYSICS</subject><subject>STATIC STORES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2022</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNqNikEKwjAQAHPxIOofFjwXbCreg92YxXRX0tTgqRSJJ9FC_T-K-ABPwzAzV4GFi7N4E8kjNNhIuECi6KAmazEgR-haBLGfGI0HT4wtEEOSUH8NnMgRuhMEPJBwu1Sz23Cf8urHhVpbjHtX5PHZ52kcrvmRX30SvdFal7tqq01Z_Xe9AXULMDU</recordid><startdate>20221013</startdate><enddate>20221013</enddate><creator>TOYAMA, Fumiaki</creator><creator>SHAO, Shiqian</creator><scope>EVB</scope></search><sort><creationdate>20221013</creationdate><title>NON-VOLATILE MEMORY WITH DIFFERENT USE OF METAL LINES IN WORD LINE HOOK UP REGIONS</title><author>TOYAMA, Fumiaki ; SHAO, Shiqian</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2022216342A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2022</creationdate><topic>ELECTRICITY</topic><topic>INFORMATION STORAGE</topic><topic>PHYSICS</topic><topic>STATIC STORES</topic><toplevel>online_resources</toplevel><creatorcontrib>TOYAMA, Fumiaki</creatorcontrib><creatorcontrib>SHAO, Shiqian</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>TOYAMA, Fumiaki</au><au>SHAO, Shiqian</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>NON-VOLATILE MEMORY WITH DIFFERENT USE OF METAL LINES IN WORD LINE HOOK UP REGIONS</title><date>2022-10-13</date><risdate>2022</risdate><abstract>To overcome a shortage of area for horizontal metal lines to connect word line switch transistors to corresponding word lines and for pass through signal lines, it is proposed to implement multiple architectures for the word line hook up regions. For example, some areas of a die will be designed to provide extra horizontal metal lines to connect word line switch transistors to word lines and other areas of the die will be designed to provide extra pass through signal lines. Pour surmonter une insuffisance de zone pour des lignes métalliques horizontales afin de connecter des transistors de commutation de ligne de mots à des lignes de mots correspondantes et pour passer à travers des lignes de signal, il est proposé de mettre en œuvre de multiples architectures pour les régions de connexion de ligne de mots. Par exemple, certaines zones d'une puce seront conçues pour fournir des lignes métalliques horizontales supplémentaires pour connecter des transistors de commutation de ligne de mots à des lignes de mots et d'autres zones de la puce seront conçues pour fournir un passage supplémentaire à travers des lignes de signal.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2022216342A1
source esp@cenet
subjects ELECTRICITY
INFORMATION STORAGE
PHYSICS
STATIC STORES
title NON-VOLATILE MEMORY WITH DIFFERENT USE OF METAL LINES IN WORD LINE HOOK UP REGIONS
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-08T06%3A32%3A29IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=TOYAMA,%20Fumiaki&rft.date=2022-10-13&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2022216342A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true