LOW POWER STATE SELECTION BASED ON IDLE DURATION HISTORY
An apparatus (100) includes a processor (102), a sleep state duration prediction modulem (404), and a system management unit (316). The sleep state duration prediction module is configured to predict a sleep state duration (416) for a component of the apparatus. The system management unit is to tran...
Gespeichert in:
Hauptverfasser: | , , , , , , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | An apparatus (100) includes a processor (102), a sleep state duration prediction modulem (404), and a system management unit (316). The sleep state duration prediction module is configured to predict a sleep state duration (416) for a component of the apparatus. The system management unit is to transition the component into a sleep state selected from a plurality of sleep states based on a comparison of the predicted sleep state duration to at least one duration threshold. Each sleep state of the plurality of sleep states is a lower power state than a previous sleep state of the plurality of sleep states.
Un appareil (100) comprend un processeur (102), un module de prédiction de durée d'état de veille (404), et une unité de gestion de système (316). Le module de prédiction de durée d'état de veille est configuré pour prédire une durée d'état de veille (416) pour un composant de l'appareil. L'unité de gestion de système est destinée à faire passer le composant dans un état de veille sélectionné parmi une pluralité d'états de veille sur la base d'une comparaison de la durée prédite d'état de veille à au moins un seuil de durée. Chaque état de veille de la pluralité d'états de veille est un état de puissance inférieur à un état de veille précédent de la pluralité d'états de veille. |
---|