LOW POWER MEMORY SYSTEM USING DUAL INPUT-OUTPUT VOLTAGE SUPPLIES

Various embodiments include a computing device memory system having a memory device, a memory physical layer communicatively connected to the memory device, a first input/output (IO) voltage supply electrically connected to the memory device and to the memory physical layer, and a second IO voltage...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: PARK, Joon Young, SUH, Jungwon, NAGARAJAN, Mahalingam
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:Various embodiments include a computing device memory system having a memory device, a memory physical layer communicatively connected to the memory device, a first input/output (IO) voltage supply electrically connected to the memory device and to the memory physical layer, and a second IO voltage supply electrically connected to the memory device and to the memory physical layer, in which the memory device and the physical layer are configured to communicate data of a memory transaction using a 3 level pulse amplitude modulation (PAM) IO scheme. Divers modes de réalisation comprennent un système de mémoire de dispositif informatique possédant un dispositif de mémoire, une couche physique de mémoire connectée de manière à communiquer avec le dispositif de mémoire, une première alimentation en tension entrée/sortie (IO) connectée électriquement au dispositif de mémoire et à la couche physique de mémoire, et une seconde alimentation en tension d'entrée/sortie IO connectée électriquement au dispositif de mémoire et à la couche physique de mémoire, dans lesquels le dispositif de mémoire et la couche physique sont configurés pour communiquer des données d'une transaction de mémoire à l'aide d'un schéma IO de modulation d'amplitude d'impulsion à 3 niveaux (PAM).