POWER AND PERFORMANCE OPTIMIZATION IN A MEMORY SUBSYSTEM
Hardware and/or software that dynamically enables or disables CRC and/or adjust voltage level of power supply to a physical layer block on a host by determining an optimum tradeoff between power and performance. The hardware and/or software decreases the voltage level for the power supply and enable...
Gespeichert in:
Hauptverfasser: | , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | Hardware and/or software that dynamically enables or disables CRC and/or adjust voltage level of power supply to a physical layer block on a host by determining an optimum tradeoff between power and performance. The hardware and/or software decreases the voltage level for the power supply and enables CRC to compensate signal errors (e.g., errors from signal integrity issues). Hardware and/or software dynamically adjusts voltage level of the power supply rail based on the throughput or speed of the DDR link. In some examples, depending on read or write operations, the voltage level of the power supply rail is adjusted.
Matériel et/ou logiciel activant ou désactivant de manière dynamique le CRC et/ou ajustant le niveau de tension d'alimentation électrique d'un bloc de couche physique sur un hôte par détermination d'un compromis optimal entre la puissance et les performances. Le matériel et/ou le logiciel réduisent le niveau de tension de l'alimentation électrique et permettent au CRC de compenser des erreurs de signal (par exemple, des erreurs dues à des problèmes d'intégrité de signal). Le matériel et/ou le logiciel ajustent de manière dynamique le niveau de tension du rail d'alimentation électrique sur la base du débit ou de la vitesse de la liaison DDR. Dans certains exemples, en fonction des opérations de lecture ou d'écriture, le niveau de tension du rail d'alimentation électrique est ajusté. |
---|