CONTROLLING MEMORY FREQUENCY BASED ON TRANSACTION QUEUE OCCUPANCY

Techniques and apparatuses are described that use transaction queue lengths to alter a clock frequency that controls access to a memory (112, 114) of an electronic device (102). Techniques include detecting (502) that a transaction queue threshold has been violated, initiating (504) a counter to mea...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: BASEHORE, Derek, RAO, Sonny
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:Techniques and apparatuses are described that use transaction queue lengths to alter a clock frequency that controls access to a memory (112, 114) of an electronic device (102). Techniques include detecting (502) that a transaction queue threshold has been violated, initiating (504) a counter to measure a time duration, determining (506) that the transaction queue threshold continues to be violated for the time duration and, in response, altering (508) the clock frequency (210, 212) that controls access to the memory (112, 114) of the electronic device (102). Sont décrits, des techniques et des appareils qui utilisent des longueurs de file d'attente de transactions pour modifier une fréquence d'horloge qui commande l'accès à une mémoire (112, 114) d'un dispositif électronique (102). Les techniques consistant à détecter (502) qu'un seuil de file d'attente de transaction a été enfreint, à initier (504) un compteur pour mesurer une durée, à déterminer (506) que le seuil de file d'attente de transaction continue d'être enfreint pendant la durée et, en réponse, à modifier (508) la fréquence d'horloge (210, 212) qui commande l'accès à la mémoire (112, 114) du dispositif électronique (102).