TIMING PRECISION MAINTENANCE WITH REDUCED POWER DURING SYSTEM SLEEP
Embodiments of the present disclosure provide systems and methods for maintaining timing precision in different operating modes of a device (e.g., a wireless node). A timing circuit may switch clock signals between two different modes (e.g., high power and low power) while preserving timing precisio...
Gespeichert in:
Hauptverfasser: | , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | Embodiments of the present disclosure provide systems and methods for maintaining timing precision in different operating modes of a device (e.g., a wireless node). A timing circuit may switch clock signals between two different modes (e.g., high power and low power) while preserving timing precision. In a high-power mode, the timing circuit may provide a high frequency clock signal, and in a lower-power mode, it may provide a low frequency clock signal. Moreover, the switching between the different clock signals may be synchronized to select edges of the low frequency clock signal.
Selon des modes de réalisation, la présente invention concerne des systèmes et des procédés pour maintenir la précision du rythme dans différents modes de fonctionnement d'un dispositif (par exemple, un nœud sans fil). Un circuit de cadencement peut commuter des signaux d'horloge entre deux modes différents (par exemple, haute puissance et basse puissance) tout en préservant la précision du rythme. Dans un mode haute puissance, le circuit de cadencement peut fournir un signal d'horloge à haute fréquence, et dans un mode à plus basse puissance, il peut fournir un signal d'horloge à basse fréquence. De plus, la commutation entre les différents signaux d'horloge peut être synchronisée sur des flancs sélectionnés du signal d'horloge à basse fréquence. |
---|