GLITCH PROTECTION SYSTEM AND RESET SCHEME FOR SECURE MEMORY DEVICES

A system and method for protecting against a voltage glitch are provided. Generally, the system includes a reset-detector coupled to a supply voltage (VCC) and to a power-on-reset (POR) block, and a glitch-detector coupled to VCC and the reset-detector. The reset-detector is operable to provide a si...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: SOFER, Yair, HARUSH, Avri, GEYARI, Eran, SHLOMO, Oren
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:A system and method for protecting against a voltage glitch are provided. Generally, the system includes a reset-detector coupled to a supply voltage (VCC) and to a power-on-reset (POR) block, and a glitch-detector coupled to VCC and the reset-detector. The reset-detector is operable to provide a signal to the POR block to generate a global- reset-signal when VCC decreases below a minimum and remains low for at least a first time. The glitch-detector is operable to provide a glitch-signal to the reset-detector to cause it to provide the signal to the POR block when VCC decreases below the minimum and remains low for at least a second time, where the second time is less than the first. The reset-detector can further include a retention-circuit operable to recall a glitch-signal was received and signal the POR block when VCC is restored. Other embodiments are also disclosed. L'invention concerne un système et un procédé de protection contre un défaut de tension. Généralement, le système comprend un détecteur de réinitialisation couplé à une tension d'alimentation (VCC) et à un bloc de réinitialisation à la mise sous tension (POR), et un détecteur de défauts couplé à la VCC et au détecteur de réinitialisation. Le détecteur de réinitialisation est utilisable pour fournir un signal au bloc POR pour générer un signal de réinitialisation globale lorsque la VCC diminue au-dessous d'un minimum et reste faible pendant au moins une première durée. Le détecteur de défauts est utilisable pour fournir un signal de défaut au détecteur de réinitialisation pour amener celui-ci à fournir le signal au bloc POR lorsque la VCC diminue au-dessous du minimum et reste faible pendant au moins une seconde durée, la seconde durée étant inférieure à la première. Le détecteur de réinitialisation peut en outre comprendre un circuit de rétention utilisable pour rappeler un signal de défaut qui a été reçu et signaler au bloc POR lorsque la VCC est rétablie. D'autres modes de réalisation sont également décrits.