METHODS AND SYSTEMS FOR TRANSLATING VIRTUAL ADDRESSES IN A VIRTUAL MEMORY BASED SYSTEM
An information handling system and method for translating virtual addresses to real addresses including a processor for processing data; memory devices for storing the data; and a memory controller configured to control accesses to the memory devices, where the processor is configured, in response t...
Gespeichert in:
Hauptverfasser: | , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | An information handling system and method for translating virtual addresses to real addresses including a processor for processing data; memory devices for storing the data; and a memory controller configured to control accesses to the memory devices, where the processor is configured, in response to a request to translate a first virtual address to a second physical address, to send from the processor to the memory controller a page directory base and a plurality of memory offsets. The memory controller is configured to: read from the memory devices a first level page directory table using the page directory base and a first level memory offset; combine the first level page directory table with a second level memory offset; and read from the memory devices a second level page directory table using the first level page directory table and the second level memory offset.
Système et procédé de traitement d'informations pour traduire des adresses virtuelles en adresses réelles comprenant un processeur pour traiter des données ; des dispositifs mémoire pour stocker les données ; et un contrôleur de mémoire conçu pour commander les accès aux dispositifs mémoire, le processeur étant conçu, en réponse à une demande de traduction d'une première adresse virtuelle en une seconde adresse physique, pour envoyer du processeur au contrôleur de mémoire une base de répertoire de pages et une pluralité de décalages de mémoire. Le contrôleur de mémoire est conçu pour : lire depuis les dispositifs mémoire une table de répertoire de pages de premier niveau en utilisant la base de répertoire de pages et un décalage de mémoire de premier niveau ; combiner la table de répertoire de pages de premier niveau avec un décalage de mémoire de second niveau ; et lire à partir des dispositifs mémoire une table de répertoire de pages de second niveau en utilisant la table de répertoire de pages de premier niveau et le décalage de mémoire de second niveau. |
---|