SEMICONDUCTOR RELAY
A capacitive-insulating semiconductor relay 100 comprises an RC oscillator circuit 10 for generating first and second signals of inverse phases, a waveform adjustment circuit 20, a step-up circuit 50, a charging-discharging circuit 60, and an output circuit 70. The waveform adjustment circuit 20 inc...
Gespeichert in:
Hauptverfasser: | , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre ; jpn |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | A capacitive-insulating semiconductor relay 100 comprises an RC oscillator circuit 10 for generating first and second signals of inverse phases, a waveform adjustment circuit 20, a step-up circuit 50, a charging-discharging circuit 60, and an output circuit 70. The waveform adjustment circuit 20 increases the rise time and decay time of the first and second signals. An output signal of the waveform adjustment circuit 20 is inputted into each of first and second dielectric voltage withstanding capacitors 51, 52 that are disposed in the step-up circuit 50 and connected in parallel. The step-up circuit 50 receives the output signal of the waveform adjustment circuit 20 and generates a prescribed voltage, and the output circuit 70 is driven according to the prescribed voltage.
La présente invention concerne un relais à semi-conducteur à isolation capacitive 100 qui comprend un circuit oscillateur RC 10 pour générer des premier et second signaux de phases inverses, un circuit d'ajustement de forme d'onde 20, un circuit élévateur 50, un circuit de charge-décharge 60, et un circuit de sortie 70. Le circuit d'ajustement de forme d'onde 20 augmente le temps de montée et le temps de décroissance des premier et second signaux. Un signal de sortie du circuit d'ajustement de forme d'onde 20 est entré dans chacune des première et seconde tensions diélectriques supportant des condensateurs 51, 52 qui sont disposés dans le circuit élévateur 50 et connectés en parallèle. Le circuit élévateur de 50 reçoit le signal de sortie du circuit de réglage de forme d'onde 20 et génère une tension prescrite, et le circuit de sortie 70 est commandé en fonction de la tension prescrite.
容量絶縁方式の半導体リレー100は、互いに位相が反転した第1及び第2の信号を生成するRC発振回路10と波形調整回路20と昇圧回路50と充放電回路60と出力回路70と、を備えている。波形調整回路20は、第1及び第2の信号の立ち上がり時間と立ち下がり時間とをそれぞれ長くする。昇圧回路50に設けられ、互いに並列接続された第1及び第2の絶縁耐圧キャパシタ51,52にそれぞれ波形調整回路20の出力信号が入力される。昇圧回路50は、波形調整回路20の出力信号を受信して所定の電圧を発生させ、所定の電圧に基づいて出力回路70が駆動される。 |
---|