CIRCUIT TO CALIBRATE CHOPPING SWITCH MISMATCH IN TIME INTERLEAVED ANALOG-TO-DIGITAL CONVERTERS

An analog-to-digital converter (ADC) circuit (400) and method of operation are disclosed. In some aspects, the ADC circuit (400) may include a plurality of channels (500), a gain calibration circuit (420), and a time-skew calibration circuit (430). Each of the plurality of channels (500) may include...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: VAZ, Bruno Miguel, FARLEY, Brendan
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:An analog-to-digital converter (ADC) circuit (400) and method of operation are disclosed. In some aspects, the ADC circuit (400) may include a plurality of channels (500), a gain calibration circuit (420), and a time-skew calibration circuit (430). Each of the plurality of channels (500) may include an ADC (520), a switch (510) configured to provide a differential input signal to the ADC (520), a calibration device (530), a multiplier (540), and a pseudorandom bit sequence (PRBS) circuit (550) to provide a pseudorandom number (PN) to the switch (510), to the calibration device (530), and to the multiplier (540). In some embodiments, the calibration device (530) may include first and second offset calibration circuits (531-532) coupled in parallel between a de-multiplexer (D1) and a multiplexer (M1) that alternately route signals to the first and second offset calibration circuits (531-532) based on the pseudorandom number (PN). L'invention concerne un circuit convertisseur analogique-numérique (CAN) (400) et un procédé de fonctionnement. Selon certains aspects, le circuit CAN (400) peut comprendre une pluralité de canaux (500), un circuit d'étalonnage de gain (420) et un circuit d'étalonnage de décalage temporel (430). Chaque canal de la pluralité de canaux (500) peut comprendre un CAN (520), un commutateur (510) configuré pour fournir un signal d'entrée différentiel au CAN (520), un dispositif d'étalonnage (530), un multiplicateur (540), et un circuit de séquence de bits pseudo-aléatoires (PRBS) (550) pour fournir un nombre pseudo-aléatoire (PN) au commutateur (510), au dispositif d'étalonnage (530), et au multiplicateur (540). Dans certains modes de réalisation, le dispositif d'étalonnage (530) peut comprendre des premier et second circuits d'étalonnage de décalage (531-532) couplés en parallèle entre un démultiplexeur (D1) et un multiplexeur (M1) qui achemine alternativement des signaux vers les premier et second circuits d'étalonnage de décalage (531-532) sur la base du nombre pseudo-aléatoire (PN).