DEEPLY INTEGRATED VOLTAGE REGULATOR ARCHITECTURES

A system is disclosed. The system includes a substrate, and a first chip on the substrate, where a load circuit is integrated on the first chip. The system also includes a second chip on the substrate, where a power delivery circuit is configured to deliver current to the load circuit according to a...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
1. Verfasser: LIDSKY, David
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:A system is disclosed. The system includes a substrate, and a first chip on the substrate, where a load circuit is integrated on the first chip. The system also includes a second chip on the substrate, where a power delivery circuit is configured to deliver current to the load circuit according to a regulated voltage at a node. The power delivery circuit includes a first circuit configured to generate an error signal based at least in part on the regulated voltage, and a voltage generator including power switches configured to modify the regulated voltage according to the error signal, where the first circuit of the power delivery circuit is integrated on the first chip, and where at least a portion of the power switches of the power delivery circuit are integrated on the second chip. La présente invention concerne un système. Le système comprend un substrat et une première puce sur le substrat, un circuit de charge ayant fait l'objet d'une intégration sur la première puce. Le système comprend également une seconde puce sur le substrat, un circuit de distribution de puissance étant conçu pour fournir du courant au circuit de charge conformément à une tension régulée au niveau d'un nœud. Le circuit de distribution de puissance comprend un premier circuit conçu pour générer un signal d'erreur sur la base, au moins en partie, de la tension régulée, et un générateur de tension comprenant des commutateurs de puissance conçus pour modifier la tension régulée conformément au signal d'erreur, le premier circuit du circuit de distribution de puissance ayant fait l'objet d'une intégration sur la première puce, et au moins une partie des commutateurs de puissance du circuit de distribution de puissance ayant fait l'objet d'une intégration sur la seconde puce.