SERDES WITH JITTER INJECTION SELF STRESS MECHANISM

Devices and methods are provided for performing a high-frequency jitter self stress check on a receiver to assist with optimization. High-frequency jitter is injected into a clock signal recovered from a received data signal and used to sample the data signal. The injected jitter increases the bit e...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: NIR, Ehud, KROTNEV, Petar Ivanov, WONG, Henry
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:Devices and methods are provided for performing a high-frequency jitter self stress check on a receiver to assist with optimization. High-frequency jitter is injected into a clock signal recovered from a received data signal and used to sample the data signal. The injected jitter increases the bit error rate (BER), making BER a more useful and quicker optimization metric in applications using low-noise communication links. Error correction is used to maintain acceptable output BER while the self stress check is in progress. L'invention concerne des dispositifs et des procédés pour effectuer une vérification d'auto-contrainte de gigue haute fréquence sur un récepteur pour aider à l'optimisation. La gigue haute fréquence est injectée dans un signal d'horloge récupéré à partir d'un signal de données reçu et utilisée pour échantillonner le signal de données. La gigue injectée augmente le taux d'erreur sur les bits (BER), le BER devenant ainsi une métrique d'optimisation plus utile et plus rapide dans des applications utilisant des liaisons de communication à faible bruit. Une correction d'erreur est utilisée pour maintenir un BER de sortie acceptable pendant la vérification d'auto-contrainte.