METHOD FOR CONTROLLING POWER OF ELECTRONIC DEVICE AND SERVER THEREFOR
Disclosed is a server comprising: at least one processor; a communication circuit electrically connected to the at least one processor and transmitting or receiving a signal to/from an external device; and a memory electrically connected to the at least one processor and storing group information an...
Gespeichert in:
Hauptverfasser: | , , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre ; kor |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | Disclosed is a server comprising: at least one processor; a communication circuit electrically connected to the at least one processor and transmitting or receiving a signal to/from an external device; and a memory electrically connected to the at least one processor and storing group information and control information, the group information representing at least one group including a group comprising a first electronic device and a second electronic device, and the control information being associated with each of the at least one group, wherein the at least one processor is configured so as to acquire demand response (DR)-associated information, and as a response to the DR-associated information, transmit the control information associated with the group to the first electronic device and the second electronic device. In addition, various embodiments are possible as identified in the specification.
L'invention concerne un serveur comprenant : au moins un processeur ; un circuit de communication connecté électriquement audit processeur et émettant ou recevant un signal vers/depuis un dispositif externe ; et une mémoire connectée électriquement audit processeur et stockant des informations de groupe et des informations de commande, les informations de groupe représentant au moins un groupe incluant un groupe comprenant un premier dispositif électronique et un deuxième dispositif électronique, et les informations de commande étant associées à chacun desdits groupes, ledit processeur étant conçu de façon à acquérir des informations associées à la réponse à la demande (DR), et en réponse aux informations associées à la DR, transmettre les informations de commande associées au groupe au premier dispositif électronique et au deuxième dispositif électronique. L'invention concerne en outre divers modes de réalisation possibles, tels qu'identifiés dans la description.
적어도 하나의 프로세서, 상기 적어도 하나의 프로세서와 전기적으로 연결되고, 외부 장치와 신호를 송신 또는 수신하기 위한 통신 회로, 상기 적어도 하나의 프로세서에 전기적으로 연결되고, 제1 전자 장치 및 제2 전자 장치를 포함하는 그룹을 포함하는, 적어도 하나의 그룹을 나타내는 그룹 정보 및 상기 적어도 하나의 그룹에 각각 연관된 제어 정보를 저장하는 메모리를 포함하고, 상기 적어도 하나의 프로세서가, DR(demand response)에 연관된 정보를 획득하고, 상기 DR에 연관된 정보에 응답하여, 상기 그룹에 연관된 제어 정보를 상기 제1 전자 장치 및 상기 제2 전자 장치로 전송하도록 설정되는, 서버가 개시된다. 이 외에도 명세서를 통해 파악되는 다양한 실시 예가 가능하다. |
---|