DETECTING UNRELIABLE BITS IN TRANSISTOR CIRCUITRY

A method for detecting unreliable bits in transistor circuitry includes applying a controllable physical parameter to a transistor circuitry, thereby causing a variation in a digital code of a cryptologic element in the transistor circuitry, the variation being a tilt or bias in a positive or negati...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: WEIZMAN, Yoav, SHOR, Joseph, SCHIFMANN, Yitzhak
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:A method for detecting unreliable bits in transistor circuitry includes applying a controllable physical parameter to a transistor circuitry, thereby causing a variation in a digital code of a cryptologic element in the transistor circuitry, the variation being a tilt or bias in a positive or negative direction. An amount of variation in the digital code of the cryptologic element is determined. Unreliable bits in the transistor circuitry are defined as those bits for which the variation is in a range defined as unreliable. Selon l'invention, un procédé de détection de bits non fiables dans de la circuiterie à transistors consiste à appliquer un paramètre physique contrôlable à de la circuiterie à transistors, ce qui provoque une variation d'un code numérique d'un élément cryptologique dans la circuiterie à transistors, la variation étant une inclinaison ou une polarisation dans une direction positive ou négative. Une grandeur de variation du code numérique de l'élément cryptologique est déterminée. Des bits non fiables dans la circuiterie à transistors sont définis comme étant les bits pour lesquels la variation est dans une plage définie comme étant non fiable.