THREE-DIMENSIONAL DECOUPLING INTEGRATION WITHIN HOLE IN MOTHERBOARD

Semiconductor packages and a method of forming a semiconductor package are described. The semiconductor package has a foundation layer mounted on a motherboard. The semiconductor package also includes a hole in motherboard (HiMB) that is formed in the motherboard. The semiconductor package has one o...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: LIM, Min Suet, CHUAH, Tin Poay, LOO, Howe Yin, GO, Jia Yan, LIM, Seok Ling
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator LIM, Min Suet
CHUAH, Tin Poay
LOO, Howe Yin
GO, Jia Yan
LIM, Seok Ling
description Semiconductor packages and a method of forming a semiconductor package are described. The semiconductor package has a foundation layer mounted on a motherboard. The semiconductor package also includes a hole in motherboard (HiMB) that is formed in the motherboard. The semiconductor package has one or more capacitors mounted on an electrical shield. The electrical shield may be embedded in the HiMB of the motherboard. Accordingly, the semiconductor package has capacitors vertically embedded between the electrical shield and the HiMB of the motherboard. The semiconductor package may also have one or more HiMB sidewalls formed on the HiMB, where each of the one or more HiMB sidewalls includes at least one or more plated through holes (PTHs) with an exposed layer. The PTHs may be electrically coupled to the capacitors as the capacitors are vertically embedded between the electrical shield sidewalls and the HiMB sidewalls (i.e., three-dimensional (3D) capacitors). L'invention concerne des boîtiers de semi-conducteur et un procédé de formation d'un boîtier de semi-conducteur. Le boîtier de semi-conducteur comporte une couche de base montée sur une carte mère. Le boîtier de semi-conducteur comprend également un trou dans la carte mère (HiMB) qui est formé dans la carte mère. Le boîtier de semi-conducteur comprend un ou plusieurs condensateur(s) monté(s) sur un blindage électrique. Le blindage électrique peut être incorporé dans le HiMB de la carte mère. En conséquence, le boîtier de semi-conducteur comporte des condensateurs intégrés verticalement entre le blindage électrique et le HiMB de la carte mère. Le boîtier de semi-conducteur peut également comporter une ou plusieurs paroi(s) latérale(s) de HiMB formée(s) sur le HiMB, chacune des parois comprenant un ou plusieurs trou(s) traversant(s) plaqué(s) (PTH) présentant une couche exposée. Les PTH peuvent être couplés électriquement aux condensateurs lorsque les condensateurs sont intégrés verticalement entre les parois latérales de blindage électrique et les parois latérales des HiMB (c'est-à-dire, des condensateurs tridimensionnels (3D)).
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2018182643A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2018182643A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2018182643A13</originalsourceid><addsrcrecordid>eNrjZHAO8QhyddV18fR19Qv29Pdz9FFwcXX2Dw3w8fRzV_D0C3F1D3IMAUoohHuGeHj6KXj4-7gCxRV8_UM8XIOc_B2DXHgYWNMSc4pTeaE0N4Oym2uIs4duakF-fGpxQWJyal5qSXy4v5GBoYWhhZGZibGjoTFxqgD-HCyv</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>THREE-DIMENSIONAL DECOUPLING INTEGRATION WITHIN HOLE IN MOTHERBOARD</title><source>esp@cenet</source><creator>LIM, Min Suet ; CHUAH, Tin Poay ; LOO, Howe Yin ; GO, Jia Yan ; LIM, Seok Ling</creator><creatorcontrib>LIM, Min Suet ; CHUAH, Tin Poay ; LOO, Howe Yin ; GO, Jia Yan ; LIM, Seok Ling</creatorcontrib><description>Semiconductor packages and a method of forming a semiconductor package are described. The semiconductor package has a foundation layer mounted on a motherboard. The semiconductor package also includes a hole in motherboard (HiMB) that is formed in the motherboard. The semiconductor package has one or more capacitors mounted on an electrical shield. The electrical shield may be embedded in the HiMB of the motherboard. Accordingly, the semiconductor package has capacitors vertically embedded between the electrical shield and the HiMB of the motherboard. The semiconductor package may also have one or more HiMB sidewalls formed on the HiMB, where each of the one or more HiMB sidewalls includes at least one or more plated through holes (PTHs) with an exposed layer. The PTHs may be electrically coupled to the capacitors as the capacitors are vertically embedded between the electrical shield sidewalls and the HiMB sidewalls (i.e., three-dimensional (3D) capacitors). L'invention concerne des boîtiers de semi-conducteur et un procédé de formation d'un boîtier de semi-conducteur. Le boîtier de semi-conducteur comporte une couche de base montée sur une carte mère. Le boîtier de semi-conducteur comprend également un trou dans la carte mère (HiMB) qui est formé dans la carte mère. Le boîtier de semi-conducteur comprend un ou plusieurs condensateur(s) monté(s) sur un blindage électrique. Le blindage électrique peut être incorporé dans le HiMB de la carte mère. En conséquence, le boîtier de semi-conducteur comporte des condensateurs intégrés verticalement entre le blindage électrique et le HiMB de la carte mère. Le boîtier de semi-conducteur peut également comporter une ou plusieurs paroi(s) latérale(s) de HiMB formée(s) sur le HiMB, chacune des parois comprenant un ou plusieurs trou(s) traversant(s) plaqué(s) (PTH) présentant une couche exposée. Les PTH peuvent être couplés électriquement aux condensateurs lorsque les condensateurs sont intégrés verticalement entre les parois latérales de blindage électrique et les parois latérales des HiMB (c'est-à-dire, des condensateurs tridimensionnels (3D)).</description><language>eng ; fre</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2018</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20181004&amp;DB=EPODOC&amp;CC=WO&amp;NR=2018182643A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,777,882,25545,76296</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20181004&amp;DB=EPODOC&amp;CC=WO&amp;NR=2018182643A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>LIM, Min Suet</creatorcontrib><creatorcontrib>CHUAH, Tin Poay</creatorcontrib><creatorcontrib>LOO, Howe Yin</creatorcontrib><creatorcontrib>GO, Jia Yan</creatorcontrib><creatorcontrib>LIM, Seok Ling</creatorcontrib><title>THREE-DIMENSIONAL DECOUPLING INTEGRATION WITHIN HOLE IN MOTHERBOARD</title><description>Semiconductor packages and a method of forming a semiconductor package are described. The semiconductor package has a foundation layer mounted on a motherboard. The semiconductor package also includes a hole in motherboard (HiMB) that is formed in the motherboard. The semiconductor package has one or more capacitors mounted on an electrical shield. The electrical shield may be embedded in the HiMB of the motherboard. Accordingly, the semiconductor package has capacitors vertically embedded between the electrical shield and the HiMB of the motherboard. The semiconductor package may also have one or more HiMB sidewalls formed on the HiMB, where each of the one or more HiMB sidewalls includes at least one or more plated through holes (PTHs) with an exposed layer. The PTHs may be electrically coupled to the capacitors as the capacitors are vertically embedded between the electrical shield sidewalls and the HiMB sidewalls (i.e., three-dimensional (3D) capacitors). L'invention concerne des boîtiers de semi-conducteur et un procédé de formation d'un boîtier de semi-conducteur. Le boîtier de semi-conducteur comporte une couche de base montée sur une carte mère. Le boîtier de semi-conducteur comprend également un trou dans la carte mère (HiMB) qui est formé dans la carte mère. Le boîtier de semi-conducteur comprend un ou plusieurs condensateur(s) monté(s) sur un blindage électrique. Le blindage électrique peut être incorporé dans le HiMB de la carte mère. En conséquence, le boîtier de semi-conducteur comporte des condensateurs intégrés verticalement entre le blindage électrique et le HiMB de la carte mère. Le boîtier de semi-conducteur peut également comporter une ou plusieurs paroi(s) latérale(s) de HiMB formée(s) sur le HiMB, chacune des parois comprenant un ou plusieurs trou(s) traversant(s) plaqué(s) (PTH) présentant une couche exposée. Les PTH peuvent être couplés électriquement aux condensateurs lorsque les condensateurs sont intégrés verticalement entre les parois latérales de blindage électrique et les parois latérales des HiMB (c'est-à-dire, des condensateurs tridimensionnels (3D)).</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2018</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZHAO8QhyddV18fR19Qv29Pdz9FFwcXX2Dw3w8fRzV_D0C3F1D3IMAUoohHuGeHj6KXj4-7gCxRV8_UM8XIOc_B2DXHgYWNMSc4pTeaE0N4Oym2uIs4duakF-fGpxQWJyal5qSXy4v5GBoYWhhZGZibGjoTFxqgD-HCyv</recordid><startdate>20181004</startdate><enddate>20181004</enddate><creator>LIM, Min Suet</creator><creator>CHUAH, Tin Poay</creator><creator>LOO, Howe Yin</creator><creator>GO, Jia Yan</creator><creator>LIM, Seok Ling</creator><scope>EVB</scope></search><sort><creationdate>20181004</creationdate><title>THREE-DIMENSIONAL DECOUPLING INTEGRATION WITHIN HOLE IN MOTHERBOARD</title><author>LIM, Min Suet ; CHUAH, Tin Poay ; LOO, Howe Yin ; GO, Jia Yan ; LIM, Seok Ling</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2018182643A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2018</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>LIM, Min Suet</creatorcontrib><creatorcontrib>CHUAH, Tin Poay</creatorcontrib><creatorcontrib>LOO, Howe Yin</creatorcontrib><creatorcontrib>GO, Jia Yan</creatorcontrib><creatorcontrib>LIM, Seok Ling</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>LIM, Min Suet</au><au>CHUAH, Tin Poay</au><au>LOO, Howe Yin</au><au>GO, Jia Yan</au><au>LIM, Seok Ling</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>THREE-DIMENSIONAL DECOUPLING INTEGRATION WITHIN HOLE IN MOTHERBOARD</title><date>2018-10-04</date><risdate>2018</risdate><abstract>Semiconductor packages and a method of forming a semiconductor package are described. The semiconductor package has a foundation layer mounted on a motherboard. The semiconductor package also includes a hole in motherboard (HiMB) that is formed in the motherboard. The semiconductor package has one or more capacitors mounted on an electrical shield. The electrical shield may be embedded in the HiMB of the motherboard. Accordingly, the semiconductor package has capacitors vertically embedded between the electrical shield and the HiMB of the motherboard. The semiconductor package may also have one or more HiMB sidewalls formed on the HiMB, where each of the one or more HiMB sidewalls includes at least one or more plated through holes (PTHs) with an exposed layer. The PTHs may be electrically coupled to the capacitors as the capacitors are vertically embedded between the electrical shield sidewalls and the HiMB sidewalls (i.e., three-dimensional (3D) capacitors). L'invention concerne des boîtiers de semi-conducteur et un procédé de formation d'un boîtier de semi-conducteur. Le boîtier de semi-conducteur comporte une couche de base montée sur une carte mère. Le boîtier de semi-conducteur comprend également un trou dans la carte mère (HiMB) qui est formé dans la carte mère. Le boîtier de semi-conducteur comprend un ou plusieurs condensateur(s) monté(s) sur un blindage électrique. Le blindage électrique peut être incorporé dans le HiMB de la carte mère. En conséquence, le boîtier de semi-conducteur comporte des condensateurs intégrés verticalement entre le blindage électrique et le HiMB de la carte mère. Le boîtier de semi-conducteur peut également comporter une ou plusieurs paroi(s) latérale(s) de HiMB formée(s) sur le HiMB, chacune des parois comprenant un ou plusieurs trou(s) traversant(s) plaqué(s) (PTH) présentant une couche exposée. Les PTH peuvent être couplés électriquement aux condensateurs lorsque les condensateurs sont intégrés verticalement entre les parois latérales de blindage électrique et les parois latérales des HiMB (c'est-à-dire, des condensateurs tridimensionnels (3D)).</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2018182643A1
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title THREE-DIMENSIONAL DECOUPLING INTEGRATION WITHIN HOLE IN MOTHERBOARD
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-17T20%3A10%3A23IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=LIM,%20Min%20Suet&rft.date=2018-10-04&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2018182643A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true