ANALOG-TO-DIGITAL CONVERTER CIRCUIT AND METHOD FOR ANALOG-TO-DIGITAL CONVERSION
In one embodiment an analog-to-digital converter circuit has an input (InA) for receiving a first analog signal level (In1) and a second analog signal level (In2), a ramp generator (RG) adapted to provide a ramp signal (Vramp), a comparison unit (CMP) coupled to the input (InA) and the ramp generato...
Gespeichert in:
Hauptverfasser: | , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | In one embodiment an analog-to-digital converter circuit has an input (InA) for receiving a first analog signal level (In1) and a second analog signal level (In2), a ramp generator (RG) adapted to provide a ramp signal (Vramp), a comparison unit (CMP) coupled to the input (InA) and the ramp generator (RG), a control unit (CTL) coupled to the comparison unit (CMP) the control unit (CTL) having a counter, the control unit (CTL) being prepared to enable the counter as a function of a comparison of the ramp signal (Vramp) with the first analog signal level (In1) and the second analog signal level (In2), and an output (Out) for providing an output digital value as a function of a relationship between the first analog signal level (In1) and the second analog signal level (In2). Therein the ramp signal (Vramp) has at least one linearly rising and at least one linearly falling portion and an adjustable shift (Rs1) at a reversal point between the rising and the falling portion of the ramp signal (Vramp), the shift (Rs1) depending on the number of rising and falling portions of the ramp signal (Vramp).
Un mode de réalisation de l'invention concerne un circuit convertisseur analogique-numérique qui comporte une entrée (InA) destinée à recevoir un premier niveau de signal analogique (In1) et un deuxième niveau de signal analogique (In2), un générateur de rampe (RG) conçu pour délivrer un signal de rampe (Vrampe), une unité de comparaison (CMP) connectée à l'entrée (InA) et au générateur de rampe (RG), une unité de commande (CTL) connectée à l'unité de comparaison (CMP), l'unité de commande (CTL) ayant un compteur, l'unité de commande (CTL) étant préparée pour activer le compteur en fonction d'une comparaison du signal de rampe (Vrampe) avec le premier niveau de signal analogique (In1) et le deuxième niveau de signal analogique (In2), et une sortie (Out) servant à délivrer une valeur numérique de sortie en fonction d'une relation entre le premier niveau de signal analogique (In1) et le deuxième niveau de signal analogique (In2). Le signal de rampe (Vrampe) présente au moins une portion à montée linéaire et au moins une portion à descente linéaire et un décalage réglable (Rs1) à un point d'inversion entre la portion montante et la portion descendante du signal de rampe (Vrampe), le décalage (Rs1) dépendant du nombre de portions montantes et descendantes du signal de rampe (Vrampe). |
---|