CLOCK GLITCH PREVENTION FOR RETENTION OPERATIONAL MODE
An integrated circuit (IC) is disclosed with clock glitch prevention for a retention operational mode. In an example aspect, the IC includes a clock signal source that generates a source value for a clock signal, which is distributed by a clock tree along a downstream direction. The IC further inclu...
Gespeichert in:
Hauptverfasser: | , , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | An integrated circuit (IC) is disclosed with clock glitch prevention for a retention operational mode. In an example aspect, the IC includes a clock signal source that generates a source value for a clock signal, which is distributed by a clock tree along a downstream direction. The IC further includes a deviant clock signal generator, a clock signal controller, and a retention storage device. The deviant clock signal generator is disposed along the clock tree downstream from the clock signal source and generates a deviant value for the clock signal. The clock signal controller prevents downstream propagation of the deviant value of the clock signal responsive to a retention signal. The retention storage device is disposed downstream from the clock signal controller. The retention storage device processes data responsive to the clock signal and retains a data value during a power collapse event responsive to the retention signal.
La présente invention concerne un circuit intégré (CI) à prévention de signaux transitoires d'horloge concernant un mode de fonctionnement de conservation. Selon un aspect donné à titre d'exemple, le CI comprend une source de signal d'horloge qui génère une valeur source destinée à un signal d'horloge, qui est distribuée par un arbre d'horloge dans une direction aval. Le CI comprend en outre un générateur de signal d'horloge de déviation, un dispositif de commande de signal d'horloge et un dispositif de stockage de conservation. Le générateur de signal d'horloge de déviation est disposé le long de l'arbre d'horloge en aval de la source de signal d'horloge et génère une valeur de déviation destinée au signal d'horloge. Le dispositif de commande de signal d'horloge empêche la propagation aval de la valeur de déviation du signal d'horloge en réponse à un signal de conservation. Le dispositif de stockage de conservation est disposé en aval du dispositif de commande de signal d'horloge. Le dispositif de stockage de conservation traite des données en réponse au signal d'horloge et conserve une valeur de données pendant un événement de chute de puissance en réponse au signal de conservation. |
---|