SEMICONDUCTOR DEVICE

This semiconductor device comprises a semiconductor chip (5) enclosed by a case (6). The case (6) has an upper surface to which a case electrode (7) is attached. A wire (8) is connected to the semiconductor chip (5) and the case electrode (7). The case electrode (7) is pressed onto the upper surface...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: TAGUCHI, Koichi, OGUSHI, Naohiro
Format: Patent
Sprache:eng ; fre ; jpn
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator TAGUCHI, Koichi
OGUSHI, Naohiro
description This semiconductor device comprises a semiconductor chip (5) enclosed by a case (6). The case (6) has an upper surface to which a case electrode (7) is attached. A wire (8) is connected to the semiconductor chip (5) and the case electrode (7). The case electrode (7) is pressed onto the upper surface of the case (6) by a first pressing portion (10) to the outside of a bonding portion of the case electrode (7) to which the wire (8) is bonded. The case electrode (7) is pressed onto the upper surface of the case (6) by a second pressing portion (11) to the inside of the bonding portion. The upper surface of the case (6) is provided with a recess (12). The case electrode (7) is bent so as to enter the recess (12). The second pressing portion (11) is disposed in the recess (12). L'invention concerne un dispositif à semiconducteur comprenant une puce semiconductrice (5) enfermée par un boîtier (6). Le boîtier (6) a une surface supérieure à laquelle est fixée une électrode de boîtier (7). Un fil (8) est connecté à la puce semiconductrice (5) et à l'électrode de boîtier (7). L'électrode de boîtier (7) est pressée sur la surface supérieure du boîtier (6) par une première partie de pression (10) vers l'extérieur d'une partie de liaison de l'électrode de boîtier (7) à laquelle le fil (8) est lié. L'électrode de boîtier (7) est pressée sur la surface supérieure du boîtier (6) par une seconde partie de pression (11) à l'intérieur de la partie de liaison. La surface supérieure du boîtier (6) comprend un évidement (12). L'électrode de boîtier (7) est pliée de façon à entrer dans l'évidement (12). La seconde partie de pression (11) est disposée dans l'évidement (12). ケース(6)が半導体チップ(5)を取り囲んでいる。ケース電極(7)がケース(6)の上面に取り付けられている。ワイヤ(8)が半導体チップ(5)とケース電極(7)に接続されている。第1の押さえ部(10)が、ワイヤ(8)が接合されたケース電極(7)の接合部分よりも外側でケース電極(7)をケース(6)の上面に押さえつける。第2の押さえ部(11)が、接合部分よりも内側でケース電極(7)をケース(6)の上面に押さえつける。ケース(6)の上面に凹部(12)が設けられている。ケース電極(7)は凹部(12)に入り込むように曲げ加工されている。第2の押さえ部(11)は凹部(12)内に配置されている。
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2018096656A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2018096656A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2018096656A13</originalsourceid><addsrcrecordid>eNrjZBAJdvX1dPb3cwl1DvEPUnBxDfN0duVhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHh_kYGhhYGlmZmpmaOhsbEqQIA_qwfsA</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>SEMICONDUCTOR DEVICE</title><source>esp@cenet</source><creator>TAGUCHI, Koichi ; OGUSHI, Naohiro</creator><creatorcontrib>TAGUCHI, Koichi ; OGUSHI, Naohiro</creatorcontrib><description>This semiconductor device comprises a semiconductor chip (5) enclosed by a case (6). The case (6) has an upper surface to which a case electrode (7) is attached. A wire (8) is connected to the semiconductor chip (5) and the case electrode (7). The case electrode (7) is pressed onto the upper surface of the case (6) by a first pressing portion (10) to the outside of a bonding portion of the case electrode (7) to which the wire (8) is bonded. The case electrode (7) is pressed onto the upper surface of the case (6) by a second pressing portion (11) to the inside of the bonding portion. The upper surface of the case (6) is provided with a recess (12). The case electrode (7) is bent so as to enter the recess (12). The second pressing portion (11) is disposed in the recess (12). L'invention concerne un dispositif à semiconducteur comprenant une puce semiconductrice (5) enfermée par un boîtier (6). Le boîtier (6) a une surface supérieure à laquelle est fixée une électrode de boîtier (7). Un fil (8) est connecté à la puce semiconductrice (5) et à l'électrode de boîtier (7). L'électrode de boîtier (7) est pressée sur la surface supérieure du boîtier (6) par une première partie de pression (10) vers l'extérieur d'une partie de liaison de l'électrode de boîtier (7) à laquelle le fil (8) est lié. L'électrode de boîtier (7) est pressée sur la surface supérieure du boîtier (6) par une seconde partie de pression (11) à l'intérieur de la partie de liaison. La surface supérieure du boîtier (6) comprend un évidement (12). L'électrode de boîtier (7) est pliée de façon à entrer dans l'évidement (12). La seconde partie de pression (11) est disposée dans l'évidement (12). ケース(6)が半導体チップ(5)を取り囲んでいる。ケース電極(7)がケース(6)の上面に取り付けられている。ワイヤ(8)が半導体チップ(5)とケース電極(7)に接続されている。第1の押さえ部(10)が、ワイヤ(8)が接合されたケース電極(7)の接合部分よりも外側でケース電極(7)をケース(6)の上面に押さえつける。第2の押さえ部(11)が、接合部分よりも内側でケース電極(7)をケース(6)の上面に押さえつける。ケース(6)の上面に凹部(12)が設けられている。ケース電極(7)は凹部(12)に入り込むように曲げ加工されている。第2の押さえ部(11)は凹部(12)内に配置されている。</description><language>eng ; fre ; jpn</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2018</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20180531&amp;DB=EPODOC&amp;CC=WO&amp;NR=2018096656A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20180531&amp;DB=EPODOC&amp;CC=WO&amp;NR=2018096656A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>TAGUCHI, Koichi</creatorcontrib><creatorcontrib>OGUSHI, Naohiro</creatorcontrib><title>SEMICONDUCTOR DEVICE</title><description>This semiconductor device comprises a semiconductor chip (5) enclosed by a case (6). The case (6) has an upper surface to which a case electrode (7) is attached. A wire (8) is connected to the semiconductor chip (5) and the case electrode (7). The case electrode (7) is pressed onto the upper surface of the case (6) by a first pressing portion (10) to the outside of a bonding portion of the case electrode (7) to which the wire (8) is bonded. The case electrode (7) is pressed onto the upper surface of the case (6) by a second pressing portion (11) to the inside of the bonding portion. The upper surface of the case (6) is provided with a recess (12). The case electrode (7) is bent so as to enter the recess (12). The second pressing portion (11) is disposed in the recess (12). L'invention concerne un dispositif à semiconducteur comprenant une puce semiconductrice (5) enfermée par un boîtier (6). Le boîtier (6) a une surface supérieure à laquelle est fixée une électrode de boîtier (7). Un fil (8) est connecté à la puce semiconductrice (5) et à l'électrode de boîtier (7). L'électrode de boîtier (7) est pressée sur la surface supérieure du boîtier (6) par une première partie de pression (10) vers l'extérieur d'une partie de liaison de l'électrode de boîtier (7) à laquelle le fil (8) est lié. L'électrode de boîtier (7) est pressée sur la surface supérieure du boîtier (6) par une seconde partie de pression (11) à l'intérieur de la partie de liaison. La surface supérieure du boîtier (6) comprend un évidement (12). L'électrode de boîtier (7) est pliée de façon à entrer dans l'évidement (12). La seconde partie de pression (11) est disposée dans l'évidement (12). ケース(6)が半導体チップ(5)を取り囲んでいる。ケース電極(7)がケース(6)の上面に取り付けられている。ワイヤ(8)が半導体チップ(5)とケース電極(7)に接続されている。第1の押さえ部(10)が、ワイヤ(8)が接合されたケース電極(7)の接合部分よりも外側でケース電極(7)をケース(6)の上面に押さえつける。第2の押さえ部(11)が、接合部分よりも内側でケース電極(7)をケース(6)の上面に押さえつける。ケース(6)の上面に凹部(12)が設けられている。ケース電極(7)は凹部(12)に入り込むように曲げ加工されている。第2の押さえ部(11)は凹部(12)内に配置されている。</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2018</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZBAJdvX1dPb3cwl1DvEPUnBxDfN0duVhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHh_kYGhhYGlmZmpmaOhsbEqQIA_qwfsA</recordid><startdate>20180531</startdate><enddate>20180531</enddate><creator>TAGUCHI, Koichi</creator><creator>OGUSHI, Naohiro</creator><scope>EVB</scope></search><sort><creationdate>20180531</creationdate><title>SEMICONDUCTOR DEVICE</title><author>TAGUCHI, Koichi ; OGUSHI, Naohiro</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2018096656A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre ; jpn</language><creationdate>2018</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>TAGUCHI, Koichi</creatorcontrib><creatorcontrib>OGUSHI, Naohiro</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>TAGUCHI, Koichi</au><au>OGUSHI, Naohiro</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>SEMICONDUCTOR DEVICE</title><date>2018-05-31</date><risdate>2018</risdate><abstract>This semiconductor device comprises a semiconductor chip (5) enclosed by a case (6). The case (6) has an upper surface to which a case electrode (7) is attached. A wire (8) is connected to the semiconductor chip (5) and the case electrode (7). The case electrode (7) is pressed onto the upper surface of the case (6) by a first pressing portion (10) to the outside of a bonding portion of the case electrode (7) to which the wire (8) is bonded. The case electrode (7) is pressed onto the upper surface of the case (6) by a second pressing portion (11) to the inside of the bonding portion. The upper surface of the case (6) is provided with a recess (12). The case electrode (7) is bent so as to enter the recess (12). The second pressing portion (11) is disposed in the recess (12). L'invention concerne un dispositif à semiconducteur comprenant une puce semiconductrice (5) enfermée par un boîtier (6). Le boîtier (6) a une surface supérieure à laquelle est fixée une électrode de boîtier (7). Un fil (8) est connecté à la puce semiconductrice (5) et à l'électrode de boîtier (7). L'électrode de boîtier (7) est pressée sur la surface supérieure du boîtier (6) par une première partie de pression (10) vers l'extérieur d'une partie de liaison de l'électrode de boîtier (7) à laquelle le fil (8) est lié. L'électrode de boîtier (7) est pressée sur la surface supérieure du boîtier (6) par une seconde partie de pression (11) à l'intérieur de la partie de liaison. La surface supérieure du boîtier (6) comprend un évidement (12). L'électrode de boîtier (7) est pliée de façon à entrer dans l'évidement (12). La seconde partie de pression (11) est disposée dans l'évidement (12). ケース(6)が半導体チップ(5)を取り囲んでいる。ケース電極(7)がケース(6)の上面に取り付けられている。ワイヤ(8)が半導体チップ(5)とケース電極(7)に接続されている。第1の押さえ部(10)が、ワイヤ(8)が接合されたケース電極(7)の接合部分よりも外側でケース電極(7)をケース(6)の上面に押さえつける。第2の押さえ部(11)が、接合部分よりも内側でケース電極(7)をケース(6)の上面に押さえつける。ケース(6)の上面に凹部(12)が設けられている。ケース電極(7)は凹部(12)に入り込むように曲げ加工されている。第2の押さえ部(11)は凹部(12)内に配置されている。</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre ; jpn
recordid cdi_epo_espacenet_WO2018096656A1
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title SEMICONDUCTOR DEVICE
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2024-12-21T11%3A55%3A25IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=TAGUCHI,%20Koichi&rft.date=2018-05-31&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2018096656A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true