GENERATING ASYNCHRONOUS CLOCK SIGNALS FOR SUCCESSIVE APPROXIMATION REGISTER (SAR) ANALOG TO DIGITAL CONVERTERS (ADCS)
Aspects of generating asynchronous clock signals for successive approximation register (SAR) analog to digital converters (ADCs) are disclosed. In one aspect, an asynchronous clock generator circuit is provided that is configured to receive a voltage generated by a comparator in a SAR ADC, and gener...
Gespeichert in:
Hauptverfasser: | , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | Aspects of generating asynchronous clock signals for successive approximation register (SAR) analog to digital converters (ADCs) are disclosed. In one aspect, an asynchronous clock generator circuit is provided that is configured to receive a voltage generated by a comparator in a SAR ADC, and generate an outside-window signal in response to the voltage being outside of a voltage threshold window. The asynchronous clock generator circuit is configured to generate a trigger signal in response to the outside-window signal coinciding with the asynchronous clock signal being in an inactive state. In response to the trigger signal being in an active state for a minimum time, the asynchronous clock generator circuit is configured to generate an edge signal, and generate the asynchronous clock signal having a pulse width in response to the edge signal. The asynchronous clock generator circuit adaptively generates the asynchronous clock signal according to timing of each comparison.
Selon certains aspects, la présente invention concerne la génération de signaux d'horloge asynchrone destinés à des convertisseurs analogique-numérique (CAN) à registre d'approximations successives (SAR). Selon un aspect, un circuit générateur d'horloge asynchrone est configuré de façon à recevoir une tension générée par un comparateur dans un CAN SAR, et à générer un signal hors-fenêtre en réponse à une tension hors d'une fenêtre seuil de tension. Le circuit générateur d'horloge asynchrone est configuré de façon à générer un signal de déclenchement coïncidant avec le signal d'horloge asynchrone qui est à l'état inactif, en réponse au signal hors-fenêtre. En réponse à l'état inactif du signal de déclenchement pendant une durée minimum, le circuit générateur d'horloge asynchrone est configuré de façon à générer un signal de bord, ainsi que le signal d'horloge asynchrone qui présente une largeur d'impulsion en réponse au signal de bord. Le circuit générateur d'horloge asynchrone génère de manière adaptative le signal d'horloge asynchrone selon la temporisation de chaque comparaison. |
---|