PROCESSOR HAVING ACCELERATED USER RESPONSIVENESS IN CONSTRAINED ENVIRONMENT
In one embodiment, a processor includes at least one core to execute instructions and a power controller coupled to the at least one core. The power controller may include a first logic to cause the at least one core to exit an idle state and enter into a maximum performance state for a first time d...
Gespeichert in:
Hauptverfasser: | , , , , , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | In one embodiment, a processor includes at least one core to execute instructions and a power controller coupled to the at least one core. The power controller may include a first logic to cause the at least one core to exit an idle state and enter into a maximum performance state for a first time duration, thereafter enter into an intermediate power state for a second time duration, and thereafter enter into a sustained performance state. Other embodiments are described and claimed.
Un mode de réalisation de l'invention concerne un processeur comprenant au moins un noyau pour exécuter des instructions et un contrôleur de puissance connecté à l'au moins un noyau. Le contrôleur de puissance peut comprendre une première logique pour amener l'au moins un noyau à quitter un état de repos et à entrer dans un état de performances maximales pendant une première durée, ensuite entrer dans un état de puissance intermédiaire pendant une deuxième durée, et ensuite entrer dans un état de performances soutenu. L'invention concerne également d'autres modes de réalisation. |
---|