MISMATCH CORRECTION IN DIFFERENTIAL AMPLIFIERS USING ANALOG FLOATING GATE TRANSISTORS

Described examples include an analog differential amplifier (40) circuit, such as an operational transconductance amplifier (OTA), with input offset correction capability. First and second analog floating gate (AFG) devices (30A, 30B) each include a trim transistor (34) connected in parallel with a...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: JARREAU, Keith, M, PATEL, Ujas, Natvarlal, STIEGLER, Harvery, J, MARSHALL, Andrew
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:Described examples include an analog differential amplifier (40) circuit, such as an operational transconductance amplifier (OTA), with input offset correction capability. First and second analog floating gate (AFG) devices (30A, 30B) each include a trim transistor (34) connected in parallel with a series transistor (M3, M5) in first and second input legs, respectively, of the amplifier (40). Floating gate electrodes in the AFG devices (30A, 30B) are differentially programmed to correct for error in the output signal (OUT) in response to zero input differential voltage at its inputs (V1, V2). Temperature stability is attained by programming the floating gate electrodes to gate voltages above the floating gate transistors. In one embodiment, the AFG devices (30A, 30B) each include a second trim transistor (36) sharing the same floating gate electrode. The sum of the currents conducted by the second trim transistors (36) is added, by way of a current mirror (42, 44), to the tail current applied to the first and second input legs. Les exemples décrits comprennent un circuit d'amplification différentiel analogique (40), tel qu'un amplificateur opérationnel de transconductance (OTA), doté d'une capacité de correction de décalage d'entrée. Des premier et second dispositifs à grille flottante analogique (AFG) (30A, 30B) comprennent chacun un transistor d'ajustage (34) connecté en parallèle à un transistor série (M3, M5) dans des première et seconde branches d'entrée, respectivement, de l'amplificateur (40). Des électrodes de grille flottante dans les dispositifs AFG (30A, 30B) sont programmées différentiellement pour corriger une erreur du signal de sortie (OUT) en réponse à une tension différentielle d'entrée nulle à ses entrées (V1, V2). La stabilité de température est obtenue par la programmation des électrodes de grille flottante à des tensions de grille au-dessus des transistors à grille flottante. Selon un mode de réalisation, les dispositifs AFG (30A, 30B) comprennent chacun un second transistor d'ajustage (36) partageant la même électrode de grille flottante. La somme des courants dirigés par les seconds transistors d'ajustage (36) est ajoutée, au moyen d'un miroir de courant (42, 44), au courant de queue appliqué aux première et seconde branches d'entrée.