SYNCHRONIZATION OF ENDPOINTS USING TUNABLE LATENCY
A memory controller is provided to increment a source timestamp count responsive to a clock signal. Further, the memory controller associates the source timestamp count to a respective word for each endpoint in a plurality of endpoints. The memory controller transmits the received clock signal, a re...
Gespeichert in:
Hauptverfasser: | , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | A memory controller is provided to increment a source timestamp count responsive to a clock signal. Further, the memory controller associates the source timestamp count to a respective word for each endpoint in a plurality of endpoints. The memory controller transmits the received clock signal, a respective data word, and an associated source count to each endpoint. Each endpoint increments a destination count responsive to the clock signal. Each endpoint further transmits its respective word to an external memory responsive to the destination count being greater than or equal to the associated source count by a threshold margin.
L'invention concerne un dispositif de commande de mémoire pour incrémenter un comptage d'estampille temporelle source en réponse à un signal d'horloge. En outre, le dispositif de commande de mémoire associe le comptage d'estampille temporelle source à un mot respectif pour chaque point d'extrémité dans la pluralité de points d'extrémité. Le dispositif de commande de mémoire émet le signal d'horloge reçu, un mot de données respectif, et un comptage source associé à destination de chaque point d'extrémité. Chaque point d'extrémité incrémente un comptage de destination en réponse au signal d'horloge. Chaque point d'extrémité transmet en outre son mot respectif à une mémoire externe en réponse au fait que le comptage de destination est supérieur ou égal au comptage source associé d'une marge de seuil. |
---|