FAULT TOLERANT COMPUTING

A memory node for fault tolerant computing includes a log pipeline coupled to a compute node. The memory node includes an active log having multiple log entries received from the log pipeline of changes to a set of transactional memory pages in the compute node, and a set of active pages. The memory...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: KUNO, Harumi, BARTLETT, Wendy B, JOHNSON, Charles Stuart
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator KUNO, Harumi
BARTLETT, Wendy B
JOHNSON, Charles Stuart
description A memory node for fault tolerant computing includes a log pipeline coupled to a compute node. The memory node includes an active log having multiple log entries received from the log pipeline of changes to a set of transactional memory pages in the compute node, and a set of active pages. The memory node processes the active log to keep the set of active pages in one of a fully recovered fresh state and a stale state reflecting within a predetermined delta of log entries of a corresponding transactional memory page where heavily accessed and critical pages are acted on before other pages. L'invention concerne un nœud de mémoire de traitement informatique tolérant aux fautes comprenant un pipeline de journaux couplé à un nœud de calcul. Le nœud de mémoire comprend un journal actif comportant de multiples entrées de journaux reçues d'un pipeline de journaux de changements appliqués à un ensemble de pages de mémoire transactionnelles du nœud de calcul, et à un ensemble de pages actives. Le nœud de mémoire traite le journal actif pour maintenir l'ensemble de pages actives dans un état frais entièrement récupéré et/ou un état inactif se reflétant dans un delta prédéfini d'entrées de journaux d'une page de mémoire transactionnelle correspondante où des pages faisant l'objet d'un grand nombre d'accès et critiques sont considérées avant d'autres pages.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2017023244A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2017023244A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2017023244A13</originalsourceid><addsrcrecordid>eNrjZJBwcwz1CVEI8fdxDXL0C1Fw9vcNCA3x9HPnYWBNS8wpTuWF0twMym6uIc4euqkF-fGpxQWJyal5qSXx4f5GBobmBkbGRiYmjobGxKkCAIEmILw</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>FAULT TOLERANT COMPUTING</title><source>esp@cenet</source><creator>KUNO, Harumi ; BARTLETT, Wendy B ; JOHNSON, Charles Stuart</creator><creatorcontrib>KUNO, Harumi ; BARTLETT, Wendy B ; JOHNSON, Charles Stuart</creatorcontrib><description>A memory node for fault tolerant computing includes a log pipeline coupled to a compute node. The memory node includes an active log having multiple log entries received from the log pipeline of changes to a set of transactional memory pages in the compute node, and a set of active pages. The memory node processes the active log to keep the set of active pages in one of a fully recovered fresh state and a stale state reflecting within a predetermined delta of log entries of a corresponding transactional memory page where heavily accessed and critical pages are acted on before other pages. L'invention concerne un nœud de mémoire de traitement informatique tolérant aux fautes comprenant un pipeline de journaux couplé à un nœud de calcul. Le nœud de mémoire comprend un journal actif comportant de multiples entrées de journaux reçues d'un pipeline de journaux de changements appliqués à un ensemble de pages de mémoire transactionnelles du nœud de calcul, et à un ensemble de pages actives. Le nœud de mémoire traite le journal actif pour maintenir l'ensemble de pages actives dans un état frais entièrement récupéré et/ou un état inactif se reflétant dans un delta prédéfini d'entrées de journaux d'une page de mémoire transactionnelle correspondante où des pages faisant l'objet d'un grand nombre d'accès et critiques sont considérées avant d'autres pages.</description><language>eng ; fre</language><subject>CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; PHYSICS</subject><creationdate>2017</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20170209&amp;DB=EPODOC&amp;CC=WO&amp;NR=2017023244A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25563,76318</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20170209&amp;DB=EPODOC&amp;CC=WO&amp;NR=2017023244A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>KUNO, Harumi</creatorcontrib><creatorcontrib>BARTLETT, Wendy B</creatorcontrib><creatorcontrib>JOHNSON, Charles Stuart</creatorcontrib><title>FAULT TOLERANT COMPUTING</title><description>A memory node for fault tolerant computing includes a log pipeline coupled to a compute node. The memory node includes an active log having multiple log entries received from the log pipeline of changes to a set of transactional memory pages in the compute node, and a set of active pages. The memory node processes the active log to keep the set of active pages in one of a fully recovered fresh state and a stale state reflecting within a predetermined delta of log entries of a corresponding transactional memory page where heavily accessed and critical pages are acted on before other pages. L'invention concerne un nœud de mémoire de traitement informatique tolérant aux fautes comprenant un pipeline de journaux couplé à un nœud de calcul. Le nœud de mémoire comprend un journal actif comportant de multiples entrées de journaux reçues d'un pipeline de journaux de changements appliqués à un ensemble de pages de mémoire transactionnelles du nœud de calcul, et à un ensemble de pages actives. Le nœud de mémoire traite le journal actif pour maintenir l'ensemble de pages actives dans un état frais entièrement récupéré et/ou un état inactif se reflétant dans un delta prédéfini d'entrées de journaux d'une page de mémoire transactionnelle correspondante où des pages faisant l'objet d'un grand nombre d'accès et critiques sont considérées avant d'autres pages.</description><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>PHYSICS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2017</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZJBwcwz1CVEI8fdxDXL0C1Fw9vcNCA3x9HPnYWBNS8wpTuWF0twMym6uIc4euqkF-fGpxQWJyal5qSXx4f5GBobmBkbGRiYmjobGxKkCAIEmILw</recordid><startdate>20170209</startdate><enddate>20170209</enddate><creator>KUNO, Harumi</creator><creator>BARTLETT, Wendy B</creator><creator>JOHNSON, Charles Stuart</creator><scope>EVB</scope></search><sort><creationdate>20170209</creationdate><title>FAULT TOLERANT COMPUTING</title><author>KUNO, Harumi ; BARTLETT, Wendy B ; JOHNSON, Charles Stuart</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2017023244A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2017</creationdate><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>PHYSICS</topic><toplevel>online_resources</toplevel><creatorcontrib>KUNO, Harumi</creatorcontrib><creatorcontrib>BARTLETT, Wendy B</creatorcontrib><creatorcontrib>JOHNSON, Charles Stuart</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>KUNO, Harumi</au><au>BARTLETT, Wendy B</au><au>JOHNSON, Charles Stuart</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>FAULT TOLERANT COMPUTING</title><date>2017-02-09</date><risdate>2017</risdate><abstract>A memory node for fault tolerant computing includes a log pipeline coupled to a compute node. The memory node includes an active log having multiple log entries received from the log pipeline of changes to a set of transactional memory pages in the compute node, and a set of active pages. The memory node processes the active log to keep the set of active pages in one of a fully recovered fresh state and a stale state reflecting within a predetermined delta of log entries of a corresponding transactional memory page where heavily accessed and critical pages are acted on before other pages. L'invention concerne un nœud de mémoire de traitement informatique tolérant aux fautes comprenant un pipeline de journaux couplé à un nœud de calcul. Le nœud de mémoire comprend un journal actif comportant de multiples entrées de journaux reçues d'un pipeline de journaux de changements appliqués à un ensemble de pages de mémoire transactionnelles du nœud de calcul, et à un ensemble de pages actives. Le nœud de mémoire traite le journal actif pour maintenir l'ensemble de pages actives dans un état frais entièrement récupéré et/ou un état inactif se reflétant dans un delta prédéfini d'entrées de journaux d'une page de mémoire transactionnelle correspondante où des pages faisant l'objet d'un grand nombre d'accès et critiques sont considérées avant d'autres pages.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2017023244A1
source esp@cenet
subjects CALCULATING
COMPUTING
COUNTING
ELECTRIC DIGITAL DATA PROCESSING
PHYSICS
title FAULT TOLERANT COMPUTING
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-10T17%3A23%3A13IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=KUNO,%20Harumi&rft.date=2017-02-09&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2017023244A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true