FAULT TOLERANT COMPUTING
A memory node for fault tolerant computing includes a log pipeline coupled to a compute node. The memory node includes an active log having multiple log entries received from the log pipeline of changes to a set of transactional memory pages in the compute node, and a set of active pages. The memory...
Gespeichert in:
Hauptverfasser: | , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | A memory node for fault tolerant computing includes a log pipeline coupled to a compute node. The memory node includes an active log having multiple log entries received from the log pipeline of changes to a set of transactional memory pages in the compute node, and a set of active pages. The memory node processes the active log to keep the set of active pages in one of a fully recovered fresh state and a stale state reflecting within a predetermined delta of log entries of a corresponding transactional memory page where heavily accessed and critical pages are acted on before other pages.
L'invention concerne un nœud de mémoire de traitement informatique tolérant aux fautes comprenant un pipeline de journaux couplé à un nœud de calcul. Le nœud de mémoire comprend un journal actif comportant de multiples entrées de journaux reçues d'un pipeline de journaux de changements appliqués à un ensemble de pages de mémoire transactionnelles du nœud de calcul, et à un ensemble de pages actives. Le nœud de mémoire traite le journal actif pour maintenir l'ensemble de pages actives dans un état frais entièrement récupéré et/ou un état inactif se reflétant dans un delta prédéfini d'entrées de journaux d'une page de mémoire transactionnelle correspondante où des pages faisant l'objet d'un grand nombre d'accès et critiques sont considérées avant d'autres pages. |
---|