MULTI-PAGE CHECK HINTS FOR SELECTIVE CHECKING OF PROTECTED CONTAINER PAGE VERSUS REGULAR PAGE TYPE INDICATIONS FOR PAGES OF CONVERTIBLE MEMORY
A processor of an aspect includes at least one translation lookaside buffer (TLB) and a memory management unit (MMU). Each TLB is to store translations of logical addresses to corresponding physical addresses. The MMU, in response to a miss in the at least one TLB for a translation of a first logica...
Gespeichert in:
Hauptverfasser: | , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | A processor of an aspect includes at least one translation lookaside buffer (TLB) and a memory management unit (MMU). Each TLB is to store translations of logical addresses to corresponding physical addresses. The MMU, in response to a miss in the at least one TLB for a translation of a first logical address to a corresponding physical address, is to check for a multi-page protected container page versus regular page (P/R) check hint. If the multi-page P/R check hint is found, then the MMU is to check a P/R indication. If the multi-page P/R check hint is not found, then the MMU does not check the P/R indication. Other processors, methods, and systems are also disclosed.
Un processeur, selon un aspect, comprend au moins une mémoire cache de traduction d'adresses (TLB) et une unité de gestion de mémoire (MMU). Chaque TLB est destinée à stocker des traductions d'adresses logiques en adresses physiques correspondantes. La MMU, en réponse à un échec dans ladite au moins une TLB d'une traduction d'une première adresse logique en une adresse physique correspondante, doit contrôler un conseil de vérification multi-page de page standard (P/R) par rapport à une page de contenant protégé. Si le conseil de vérification P/R multi-page est trouvé, la MMU doit alors contrôler une indication P/R. Si le conseil de vérification P/R multi-page n'est pas trouvé, alors la MMU n'a pas à contrôler l'indication P/R. L'invention concerne également d'autres processeurs, procédés et systèmes. |
---|