MONITORING ERRORS DURING IDLE TIME IN ETHERNET PCS
Methods and apparatus for monitoring errors during idle times in high-speed links including a Physical Coding Sublayer (PCS). A denominator counter is implemented in a receive state machine of a PCS to count control blocks primarily consisting of idle control blocks or to count idle characters. An e...
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | Methods and apparatus for monitoring errors during idle times in high-speed links including a Physical Coding Sublayer (PCS). A denominator counter is implemented in a receive state machine of a PCS to count control blocks primarily consisting of idle control blocks or to count idle characters. An error counter is also implemented in the receive state machine to count errors while in an idle state. While operating the link in idle states, the counts of the denominator counter and error counter are used as inputs to various Bit Error Rate (BER) functions to estimate a BER of the PCS during idle times. The method and apparatus may be implemented in various high-speed link including Ethernet links.
L'invention concerne des procédés et un appareil pour surveiller des erreurs durant des temps de repos dans des liaisons à vitesse élevée comprenant une sous-couche de codage physique (PCS). Un compteur de dénominateur est mis en œuvre dans une machine à état réceptrice d'une PCS pour compter des blocs de commande comprenant essentiellement des blocs de commande au repos ou pour compter des caractères au repos. Un compteur d'erreurs est également mis en œuvre dans la machine à état réceptrice pour compter des erreurs tout en étant dans un état au repos. Tout en utilisant la liaison dans des états au repos, les comptages du compteur de dénominateur et du compteur d'erreurs sont utilisés en tant qu'entrées dans différentes fonctions de taux d'erreurs de bit (BER) pour estimer un BER de la PCS durant des temps de repos. Le procédé et l'appareil peuvent être mis en œuvre dans une liaison à vitesse élevée différente, comprenant des liaisons Ethernet. |
---|