GATE DRIVE CIRCUIT FOR SYNCHRONOUS RECTIFICATION
Systems, methods and apparatus are disclosed for AC to DC conversion. In one aspect a rectifier circuit for providing DC voltage to a load based at least in part on an AC input from an AC output source having a first and second terminal is provided. The rectifier circuit includes a first transistor...
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | Systems, methods and apparatus are disclosed for AC to DC conversion. In one aspect a rectifier circuit for providing DC voltage to a load based at least in part on an AC input from an AC output source having a first and second terminal is provided. The rectifier circuit includes a first transistor and a second transistor, each transistor having a first terminal, a second terminal, and a control terminal. The second transistor is configured to limit a voltage applied to the control terminal of the first transistor. The control terminal of the second transistor is coupled to a voltage source applying a control voltage to the control terminal. The control terminal of the first transistor is coupled to the first terminal of the second transistor. The first and second transistors have their second terminals respectively connected to the second and first terminals of the AC output source.
L'invention porte sur des systèmes, des procédés et un appareil pour une conversion alternatif-continu. Selon un aspect, un circuit redresseur pour fournir une tension à courant continu (CC) à une charge sur la base au moins en partie d'une entrée à courant alternatif (CA) provenant d'une source de sortie CA ayant une première et une seconde borne est fourni. Le circuit redresseur comprend un premier transistor et un second transistor, chaque transistor ayant une première borne, une seconde borne, et une borne de commande. Le second transistor est configuré pour limiter une tension appliquée à la borne de commande du premier transistor. La borne de commande du second transistor est couplée à une source de tension par application d'une tension de commande à la borne de commande. La borne de commande du premier transistor est couplée à la première borne du second transistor. Les premier et second transistors ont leurs secondes bornes respectivement connectées aux seconde et première bornes de la source de sortie CA. |
---|