LOW POWER MANAGEMENT OF MULTIPLE SENSOR INTEGRATED CHIP ARCHITECTURE

A method, device, system, or article of manufacture is provided for low-power management of multiple sensor chip architecture. In one embodiment, a method comprises, at a computing device that includes a first processor, a second processor and a third processor, receiving, by the first processor, se...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: HEFNER, ERIC J, RUMPLER, JAMES A, KOH, JASON JAE HYUN, HOR-LAO, MARY K, LAUTNER, DOUGLAS A, DEBATES, SCOTT P, JONES, RYAN D
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:A method, device, system, or article of manufacture is provided for low-power management of multiple sensor chip architecture. In one embodiment, a method comprises, at a computing device that includes a first processor, a second processor and a third processor, receiving, by the first processor, sensor data from a first sensor; determining, by the first processor, a movement by the computing device using the sensor data; receiving, by the first processor, a modality of the computing device; in response to determining that the modality corresponds to a predetermined state, determining, by the first processor, a modality move distance associated with the predetermined state; determining, by the first processor, a move distance of the computing device using the modality move distance; determining, by the first processor, that the move distance of the computing device is at least a move distance threshold; and, in response to determining that the move distance of the computing device is at least a move distance threshold, reporting, by the first processor, to at least one of the second processor and the third processor, that the move distance of the computing device is at least the move distance threshold. L'invention porte sur un procédé, un dispositif, un système ou un article de manufacture pour gestion basse puissance d'architecture de puce à multiples capteurs. Selon un mode de réalisation, un procédé consiste, au niveau d'un dispositif informatique qui comprend un premier processeur, un deuxième processeur et un troisième processeur, à recevoir, par le premier processeur, des données de capteur en provenance d'un premier capteur ; à déterminer, par le premier processeur, un mouvement par le dispositif informatique à l'aide des données de capteur ; à recevoir, par le premier processeur, une modalité du dispositif informatique ; en réponse à la détermination que la modalité correspond à un état prédéterminé, à déterminer, par le premier processeur, une distance de déplacement de modalité associée à l'état prédéterminé ; à déterminer, par le premier processeur, une distance de déplacement du dispositif informatique à l'aide de la distance de déplacement de modalité ; à déterminer, par le premier processeur, que la distance de déplacement du dispositif informatique est supérieure ou égale à un seuil de distance de déplacement ; et, en réponse à la détermination que la distance de déplacement du dispositif informatique supérieure ou égale à un seuil de dista