CMOS-COMPATIBLE DISPLAY SYSTEM AND METHOD
An electrical control system for controlling the electrical voltage applied to each of multiple pixel electrodes on one side of an electrophoretic display comprises (1) a substrate having a plurality of spaced parallel aluminum conductors on one side of the substrate; (2) a thin oxide layer on space...
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | An electrical control system for controlling the electrical voltage applied to each of multiple pixel electrodes on one side of an electrophoretic display comprises (1) a substrate having a plurality of spaced parallel aluminum conductors on one side of the substrate; (2) a thin oxide layer on spaced pixel regions of each of the aluminum conductors to form a gate insulator over each of the spaced pixel regions; (3) a field-effect transistor (FET) formed on the thin oxide layer in each of the spaced pixel regions, the FET having a source terminal, a drain terminal, and a gate connected to the aluminum conductor on which the FET is formed; and (4) a CMOS controller connected directly to each of the aluminum conductors and adapted to supply gate control signals for the FETs. The controller supplies a separate gate control signal for each of the aluminum conductors.
La présente invention porte sur un système de commande électrique pour commander la tension électrique appliquée à chaque électrode de pixel de multiples électrodes de pixel sur un côté d'un dispositif d'affichage électrophorétique, qui comprend (1) un substrat ayant une pluralité de conducteurs d'aluminium parallèles espacés sur un côté du substrat ; (2) une couche d'oxyde mince sur des régions de pixel espacées de chacun des conducteurs d'aluminium pour former un isolant de grille sur chacune des régions de pixel espacées ; (3) un transistor à effet de champ (FET) formé sur la couche d'oxyde mince dans chacune des régions de pixel espacées, le FET ayant une borne de source, une borne de drain, et une grille connectée au conducteur d'aluminium sur lequel le FET est formé ; et (4) un contrôleur CMOS connecté directement à chacun des conducteurs d'aluminium et adapté pour fournir des signaux de commande de grille pour les FET. Le contrôleur fournit un signal de commande de grille séparé pour chacun des conducteurs d'aluminium. |
---|