BITLINE VOLTAGE REGULATION IN NON-VOLATILE MEMORY
Systems and methods are provided to minimize write disturb conditions in an untargeted memory cell of a non-volatile memory array. Bitline driver circuits are provided to control a ramped voltage applied both to a bitline of a target memory cell and a neighboring bitline of an untargeted memory cell...
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | Systems and methods are provided to minimize write disturb conditions in an untargeted memory cell of a non-volatile memory array. Bitline driver circuits are provided to control a ramped voltage applied both to a bitline of a target memory cell and a neighboring bitline of an untargeted memory cell, Various embodiments advantageously maintain the integrity of data stored in the untargeted memory cells by applying a controlled voltage signal to a previously floating bitline of a neighbor cell to reduce a potential difference between the source and drain nodes of the untargeted. neighbor memory cell during a write operation at a target memory cell. In another embodiment, an increased source bias voltage is applied on a "source" bitline of the target cell during the ramping of the drain bias voltage and then reduced to a ground or near ground potential during the write operation.
L'invention concerne des systèmes et des procédés prévus pour minimiser les conditions de perturbation d'écriture dans une cellule de mémoire non ciblée d'un réseau de mémoire non volatile. Des circuits pilote de ligne de bits sont prévus pour commander une tension ayant fait l'objet d'une évolution linéaire appliquée à la fois à une ligne de bits d'une cellule de mémoire cible et à une ligne de bits voisine d'une cellule de mémoire non ciblée. Divers modes de réalisation maintiennent de façon avantageuse l'intégrité de données stockées dans les cellules de mémoire non ciblées en appliquant un signal de tension commandé à une ligne de bits précédemment flottante d'une cellule voisine afin de réduire une différence de potentiel entre les noeuds de source et de drain de la cellule de mémoire voisine non ciblée pendant une opération d'écriture dans une cellule de mémoire cible. Dans un autre mode de réalisation, une tension de polarisation de source accrue est appliquée sur une ligne de bits de « source » de la cellule cible pendant l'évolution linéaire de la tension de polarisation de drain puis est réduite à un potentiel de terre ou proche de la terre pendant l'opération d'écriture. |
---|